Сегодня хочу поделиться с вами ссылками на must see материалы, которые я нашел на этой неделе 🤓
1. Пост Юрия Панчула на сайте Истового Инженера - ASIC и FPGA: сорок лет эволюции. Крутой ликбез для понимания что же такое дизайн цифровых схем, при помощи каких инструментов проектируются современные ASIC, зачем нужен MPW и чем хороши FPGA в обучении студентов.
2. Канал Сергея Чусова про верификацию цифровых устройств. Сергея вы можете знать по его лекциям в Школе Синтеза Цифровых Схем.
Рекомендую к просмотру лекцию [ссылка с таймкодом] Сергея про Теорию SystemVerilog Assertions.
1. Пост Юрия Панчула на сайте Истового Инженера - ASIC и FPGA: сорок лет эволюции. Крутой ликбез для понимания что же такое дизайн цифровых схем, при помощи каких инструментов проектируются современные ASIC, зачем нужен MPW и чем хороши FPGA в обучении студентов.
2. Канал Сергея Чусова про верификацию цифровых устройств. Сергея вы можете знать по его лекциям в Школе Синтеза Цифровых Схем.
Рекомендую к просмотру лекцию [ссылка с таймкодом] Сергея про Теорию SystemVerilog Assertions.
Истовый инженер
ASIC и FPGA: сорок лет эволюции
Внутри каждого современного телефона несколько микросхем ASIC. Ими наполнены автомобили, стойки в центрах обработки данных, датчики «умного дома», и вообще все электронные устройства. Без чипов ASIC был бы невозможен быстрый интернет, трехмерные игры и ускорители…
🔥21👍10❤1⚡1🍌1
Сегодня принес ссылку на must see доклад Школы Синтеза Цифровых Схем - Инженерные диаграммы WaveDrom
Доклад читает автор программы для инженерных диаграмм WaveDrom, Staff Engineer в компании SiFive (одного из лидеров и основных драйверов RISC-V сообщества) — Алексей Чепыженко.
WaveDrom диаграммы сейчас являются одним из основных инструментов для документирования поведения аппаратных блоков.
Все полупроводниковые компании, в которых автор канала успел поработать, в той или иной степени использовали WaveDrom для составления внутренней и пользовательской документации.
Hardware community также внедрило инструмент поддержки рендера временных диаграмм для VS Code, например TerosHDL или Waveform Render. С помощью данных расширений вы можете использовать псевдокод для создания временных диаграмм и вставлять их непосредственно в комментарии к исходным файлам, повышая документированность кода.
В заключение, доклад Алексея Чепыженко о инженерных диаграммах WaveDrom представляет собой обязательный источник знаний для всех, кто занимается проектированием, верификацией и документированием аппаратных блоков. WaveDrom не только облегчает процесс создания временных диаграмм, но и улучшает читаемость и понимание поведения аппаратных компонентов.
p.s. и не каждый день ведущий инженер из SiFive читает доклад в Школе Синтеза, такое пропускать точно не стоит 😎
Доклад читает автор программы для инженерных диаграмм WaveDrom, Staff Engineer в компании SiFive (одного из лидеров и основных драйверов RISC-V сообщества) — Алексей Чепыженко.
WaveDrom диаграммы сейчас являются одним из основных инструментов для документирования поведения аппаратных блоков.
Все полупроводниковые компании, в которых автор канала успел поработать, в той или иной степени использовали WaveDrom для составления внутренней и пользовательской документации.
Hardware community также внедрило инструмент поддержки рендера временных диаграмм для VS Code, например TerosHDL или Waveform Render. С помощью данных расширений вы можете использовать псевдокод для создания временных диаграмм и вставлять их непосредственно в комментарии к исходным файлам, повышая документированность кода.
В заключение, доклад Алексея Чепыженко о инженерных диаграммах WaveDrom представляет собой обязательный источник знаний для всех, кто занимается проектированием, верификацией и документированием аппаратных блоков. WaveDrom не только облегчает процесс создания временных диаграмм, но и улучшает читаемость и понимание поведения аппаратных компонентов.
p.s. и не каждый день ведущий инженер из SiFive читает доклад в Школе Синтеза, такое пропускать точно не стоит 😎
👍19🔥7❤1
C наступившим новым годом! 😄
Принес вам статистику канала за прошлый год. Значительно увеличилось число просмотров и подписчиков, что, конечно же, не может не радовать автора канала.
Своим трудом, как автор, за прошедший год остался доволен, ну почти.
Спасибо вам, что читаете, делитесь, активно участвуете в обсуждении в комментариях. Особенно радует то, что вокруг канала формируется комьюнити энтузиастов, которые разделяют интерес к проектированию процессоров и цифровому синтезу. Дальше - больше.
Желаю вам, чтобы в новом году тайминги сходились, программы из прерываний выходили, чтобы промахов в кэшах не было, а NaN'ы в ответах не попадались.
Stay tuned😉
Принес вам статистику канала за прошлый год. Значительно увеличилось число просмотров и подписчиков, что, конечно же, не может не радовать автора канала.
Своим трудом, как автор, за прошедший год остался доволен, ну почти.
Спасибо вам, что читаете, делитесь, активно участвуете в обсуждении в комментариях. Особенно радует то, что вокруг канала формируется комьюнити энтузиастов, которые разделяют интерес к проектированию процессоров и цифровому синтезу. Дальше - больше.
Желаю вам, чтобы в новом году тайминги сходились, программы из прерываний выходили, чтобы промахов в кэшах не было, а NaN'ы в ответах не попадались.
Stay tuned
Please open Telegram to view this post
VIEW IN TELEGRAM
🔥27👍3⚡2
SiFive выложила в общий доступ часть документации для собственной имплементации Matrix Multiplication Extensions.
Эти материалы доступны по следующим ссылкам:
SiFive MatMul Extension for integer
SiFive MatMul Extension for bfloat
Это может быть первыми шагами в направлении популяризации собственной ISA (Instruction Set Architecture) для новой спецификации Integrated Matrix Extensions (IME).
Свое видение для Matrix Multiplication уже представляла компания T-HEAD на Китайском RISC-V саммите. С презентацией T-HEAD о матричном расширение можно ознакомиться по ссылке.
На Североамериканском саммите о реализации матричных умножителей также заявили компании Semidynamics и Andes Techology. По ссылкам выше вы можете ознакомиться с докладами этих компаний.
Напоминаю, что за ходом работы разработки нового матричного расширения можно следить на github
Эти материалы доступны по следующим ссылкам:
SiFive MatMul Extension for integer
SiFive MatMul Extension for bfloat
Это может быть первыми шагами в направлении популяризации собственной ISA (Instruction Set Architecture) для новой спецификации Integrated Matrix Extensions (IME).
Свое видение для Matrix Multiplication уже представляла компания T-HEAD на Китайском RISC-V саммите. С презентацией T-HEAD о матричном расширение можно ознакомиться по ссылке.
На Североамериканском саммите о реализации матричных умножителей также заявили компании Semidynamics и Andes Techology. По ссылкам выше вы можете ознакомиться с докладами этих компаний.
Напоминаю, что за ходом работы разработки нового матричного расширения можно следить на github
SiFive
SiFive Documentation
Manuals, user guides, and other documentation for SiFive's RISC-V Core IP, chips, development boards, and tools.
👍17
Вышло обновление лучшего курса по работе с RISC-V ядром - RVfpga 3.0
Из новинок в курсе можно выделить основные изменения:
1) Поддержка Catapult SDK от Imagination (только VeeR EL2), автор канала настоятельно рекомендует продолжать пользоваться PlatformIO для получения большего набора компетенций и навыков.
2) Была добавлена предварительно настроенная виртуальная машина на базе Ubuntu с установленным всем необходимым программным обеспечением. Это существенно облегчает начало работы с учебным материалом.
3) Добавлена поддержка ядра VeeR EL2, меньшего по размеру ядра в сравнении с оригинальным ядром курса - VeeR EH1. Данное изменение позволит адаптировать под курс больше отладочных плат с менее мощными и дешевыми FPGA на борту.
4) Добавлены инструменты симуляции RVfpga-ViDBo and RVfpga-Pipeline. Их исходники можно найти в курсе и изучить возможность адаптации простейших тулов ко-симуляции для ваших личных задач и нужд.
Для того чтобы получить доступ к курсу необходимо заполнить специальную форму академического доступа. В течении 1-3 рабочих дней вам должны предоставить ссылку для скачивания материалов.
Из новинок в курсе можно выделить основные изменения:
1) Поддержка Catapult SDK от Imagination (только VeeR EL2), автор канала настоятельно рекомендует продолжать пользоваться PlatformIO для получения большего набора компетенций и навыков.
2) Была добавлена предварительно настроенная виртуальная машина на базе Ubuntu с установленным всем необходимым программным обеспечением. Это существенно облегчает начало работы с учебным материалом.
3) Добавлена поддержка ядра VeeR EL2, меньшего по размеру ядра в сравнении с оригинальным ядром курса - VeeR EH1. Данное изменение позволит адаптировать под курс больше отладочных плат с менее мощными и дешевыми FPGA на борту.
4) Добавлены инструменты симуляции RVfpga-ViDBo and RVfpga-Pipeline. Их исходники можно найти в курсе и изучить возможность адаптации простейших тулов ко-симуляции для ваших личных задач и нужд.
Для того чтобы получить доступ к курсу необходимо заполнить специальную форму академического доступа. В течении 1-3 рабочих дней вам должны предоставить ссылку для скачивания материалов.
👍16🔥5❤🔥2⚡1
Spartan 3 - good night sweet prince
Автор канала был уверен, что Spartan-3 и прочих старичков линеек Xilinx сняли уже с производства лет 5 назад, но незаметный Discontinuation Notice от AMD оповестил, что только в этом году прекращается производства семейств XC9500XL, CoolRunner XPLA 3, CoolRunner II, Spartan II, а также Spartan 3, 3A, 3AN, 3E, 3ADSP.
Spartan-3 оставил свой след в истории как одна из первых доступных на рынке серий ПЛИС, использующих технологический процесс с нормой 90 нанометров.
Если по каким-либо причинам в качестве целевого вычислительного ядра в вашем проекте вы используете вышеупомянутые модели, то крайний срок для совершения заказов на устройства 29 июня 2024 года.
А вообще, господа, пора задуматься о переходе на Spartan-6😂
Автор канала был уверен, что Spartan-3 и прочих старичков линеек Xilinx сняли уже с производства лет 5 назад, но незаметный Discontinuation Notice от AMD оповестил, что только в этом году прекращается производства семейств XC9500XL, CoolRunner XPLA 3, CoolRunner II, Spartan II, а также Spartan 3, 3A, 3AN, 3E, 3ADSP.
Spartan-3 оставил свой след в истории как одна из первых доступных на рынке серий ПЛИС, использующих технологический процесс с нормой 90 нанометров.
Если по каким-либо причинам в качестве целевого вычислительного ядра в вашем проекте вы используете вышеупомянутые модели, то крайний срок для совершения заказов на устройства 29 июня 2024 года.
А вообще, господа, пора задуматься о переходе на Spartan-6
Please open Telegram to view this post
VIEW IN TELEGRAM
TechPowerUp
AMD Discontinues Selection of Old Xilinx CPLD & FPGA Models
AMD has quietly issued a product discontinuation notice—their PDF document is dated January 1 2024—for a whole bunch of Xilinx Complex Programmable Logic Device (CLPD) and lower-end FPGA models. Team Red's opening statement on the matter reads: "AMD will…
🫡15👍3❤2
Зимняя школа Программирование для RISC-V 2-8 февраля 2024 года
Всем привет, сегодня принес анонс открытого и бесплатного интенсива от компании YADRO и Университета Лобачевского.
В школе будут представлены лекции о компьютерной архитектуре, наборе команд RISC-V, а также с особенностям векторного расширения. На занятиях открытой зимней школы вы так же освоите методы повышения производительности и оптимизации ПО.
Регистрация открыта и доступна для всех онлайн, однако проектная работа пройдет очно в Нижнем Новгороде.
Успеть зарегистрироваться нужно до 29 января, а тем кто хочет прийти очно на трек по проектной работе — нужно пройти отбор из-за ограниченного количества мест.
Для доступа к прослушиванию лекций на трансляции нужна предварительная регистрация. Обратите внимание, что письмо-подтверждение после регистрации может улететь в спам, не забудьте проверить.
Всем привет, сегодня принес анонс открытого и бесплатного интенсива от компании YADRO и Университета Лобачевского.
В школе будут представлены лекции о компьютерной архитектуре, наборе команд RISC-V, а также с особенностям векторного расширения. На занятиях открытой зимней школы вы так же освоите методы повышения производительности и оптимизации ПО.
Регистрация открыта и доступна для всех онлайн, однако проектная работа пройдет очно в Нижнем Новгороде.
Успеть зарегистрироваться нужно до 29 января, а тем кто хочет прийти очно на трек по проектной работе — нужно пройти отбор из-за ограниченного количества мест.
Для доступа к прослушиванию лекций на трансляции нужна предварительная регистрация. Обратите внимание, что письмо-подтверждение после регистрации может улететь в спам, не забудьте проверить.
👍26✍7
В продаже появилась отладочная плата на база ядра C908 c поддержкой векторного расширения RVV 1.0
Эта базовая отладочная плата предназначена для проведения бенчмарков и тестов на реальном оборудовании с поддержкой RVV 1.0. Процессор на плате выполнен в двухъядерной конфигурации: одно ядро энергоэффективное, а второе — высокопроизводительное с поддержкой векторного сопроцессора.
Сказать, что ядро подходит для general AI-computing нельзя, но для малых ускорителей уже придуман новый термин — AIoT, на нем и остановимся.
Ядро с поддержкой векторного сопроцессора работает на частоте 1.6 GHz, VLEN определена разрядностью в 128 бит, что эквивалентно 4 32-битным элементам или 8 16-битным элементам в векторе. Чип K230, помимо VPU, содержит AI Subsystems с поддержкой типов данных INT8/16. Значения бенчмарков для типичных нейросетей и список аппаратно поддерживаемых функций найдете в документации на процессор.
Полезные ссылки:
1) Документация на отладочную плату CanMV-K230.
2) Документация на ядро C908 на сайте XuanTie.
3) Документация на чип K230.
Эта базовая отладочная плата предназначена для проведения бенчмарков и тестов на реальном оборудовании с поддержкой RVV 1.0. Процессор на плате выполнен в двухъядерной конфигурации: одно ядро энергоэффективное, а второе — высокопроизводительное с поддержкой векторного сопроцессора.
Сказать, что ядро подходит для general AI-computing нельзя, но для малых ускорителей уже придуман новый термин — AIoT, на нем и остановимся.
Ядро с поддержкой векторного сопроцессора работает на частоте 1.6 GHz, VLEN определена разрядностью в 128 бит, что эквивалентно 4 32-битным элементам или 8 16-битным элементам в векторе. Чип K230, помимо VPU, содержит AI Subsystems с поддержкой типов данных INT8/16. Значения бенчмарков для типичных нейросетей и список аппаратно поддерживаемых функций найдете в документации на процессор.
Полезные ссылки:
1) Документация на отладочную плату CanMV-K230.
2) Документация на ядро C908 на сайте XuanTie.
3) Документация на чип K230.
👍8⚡3
Бесплатная конференция по маршруту верификации и прототипирования Систем на Кристалле от инженеров Yadro
Делюсь с вами ссылкой на открытый хардверный митап.
Со списком докладов вы можете ознакомиться на сайте митапа.
Особое внимание хочется обратить на доклад Анатолия Лернера "Имплементация больших дизайнов на FPGA-кластерах". Прототипирование IP-блоков на реальном оборудовании является актуальной задачей любой компании, которая занимается дизайном в сфере микроэлектроники. Размещение целевого дизайна на FPGA-плате превращается из рутинной задачи в сложную инженерную проблему, когда дизайн распределяется по 2, 3 или даже 8 кристаллам FPGA. Это влечет за собой необходимость в разработке методов распределения частей дизайна по различным физическим чипам, создании систем обмена данными между отладочными платами и чипами, а иногда и разработке единой материнской платы для всего кластера.
Представители большой тройки EDA так же представляют услуги по прототипированию дизайна на FPGA-кластерах.
Например один из продуктов ведущего разработчика EDA, Synospsys - это продажа специальной платформы прототипирования HAPS.
Siemens, не так давно приобрела компанию proFPGA, которая специализируется на проектировании FPGA-кластеров для задач прототипирования.
Интересно, как подошли к решению этой задачи инженеры из команды Yadro.
Для участия в офлайн или онлайн части конференции нужно пройти предварительную регистрацию на сайте ивента.
Делюсь с вами ссылкой на открытый хардверный митап.
Со списком докладов вы можете ознакомиться на сайте митапа.
Особое внимание хочется обратить на доклад Анатолия Лернера "Имплементация больших дизайнов на FPGA-кластерах". Прототипирование IP-блоков на реальном оборудовании является актуальной задачей любой компании, которая занимается дизайном в сфере микроэлектроники. Размещение целевого дизайна на FPGA-плате превращается из рутинной задачи в сложную инженерную проблему, когда дизайн распределяется по 2, 3 или даже 8 кристаллам FPGA. Это влечет за собой необходимость в разработке методов распределения частей дизайна по различным физическим чипам, создании систем обмена данными между отладочными платами и чипами, а иногда и разработке единой материнской платы для всего кластера.
Представители большой тройки EDA так же представляют услуги по прототипированию дизайна на FPGA-кластерах.
Например один из продуктов ведущего разработчика EDA, Synospsys - это продажа специальной платформы прототипирования HAPS.
Siemens, не так давно приобрела компанию proFPGA, которая специализируется на проектировании FPGA-кластеров для задач прототипирования.
Интересно, как подошли к решению этой задачи инженеры из команды Yadro.
Для участия в офлайн или онлайн части конференции нужно пройти предварительную регистрацию на сайте ивента.
👍20✍2🔥1💩1
Surfer Project
Сегодня принес вам opensource проект waveform viewer'a Surfer.
Одной из фишек проекта является его возможность запуска в различных операционных системах: Windows, Linux, а также в веб-браузере.
Для запуска demo-примера в браузере нажмите на гиперссылку на 4-й строчки описания проекта.
Список реализованных и находящихся в разработке функций можно найти на GitLab'e проекта.
Из крутых особенностей стоит отметить поддержку декодирования 8-битных чисел с плавающей запятой: E5M2, E4M3. Также замечен тип данных Posit с поддержкой Quire.
Команда проекта также имеет планы по декодированию инструкций RISC-V. На данный момент реализована поддержка набора RV32I. А так же поддержка для пользовательских декодеров, для кастомных типов данных.
Для чтения дампов поддерживаются типы данных VCD и FST.
Кроме того, разработчики заявляют о интеграции новой библиотеки для чтения дампов большого объёма. Например, один из авторов утверждает, что удалось добиться чтения VCD объёмом в 7 Гб за 6 секунд, что является впечатляющим результатом.
Узнать о проекте больше, сообщить об ошибках или присоединиться к разработке можно на GitLab'е проекта.
А если хотите получше узнать разработчиков проекта, их идею и мотивацию, то в блоге YosysHQ есть классное интервью с разработчиками Surfer.
Сегодня принес вам opensource проект waveform viewer'a Surfer.
Одной из фишек проекта является его возможность запуска в различных операционных системах: Windows, Linux, а также в веб-браузере.
Для запуска demo-примера в браузере нажмите на гиперссылку на 4-й строчки описания проекта.
Список реализованных и находящихся в разработке функций можно найти на GitLab'e проекта.
Из крутых особенностей стоит отметить поддержку декодирования 8-битных чисел с плавающей запятой: E5M2, E4M3. Также замечен тип данных Posit с поддержкой Quire.
Команда проекта также имеет планы по декодированию инструкций RISC-V. На данный момент реализована поддержка набора RV32I. А так же поддержка для пользовательских декодеров, для кастомных типов данных.
Для чтения дампов поддерживаются типы данных VCD и FST.
Кроме того, разработчики заявляют о интеграции новой библиотеки для чтения дампов большого объёма. Например, один из авторов утверждает, что удалось добиться чтения VCD объёмом в 7 Гб за 6 секунд, что является впечатляющим результатом.
Узнать о проекте больше, сообщить об ошибках или присоединиться к разработке можно на GitLab'е проекта.
А если хотите получше узнать разработчиков проекта, их идею и мотивацию, то в блоге YosysHQ есть классное интервью с разработчиками Surfer.
👍25🔥5⚡1
Стал доступен для аренды сервер на базе RISC-V
Компания Scaaleway Labs предлагает аренду RISC-V EM-RV1 cервера за 15.99 евро в месяц.
Сервер начального уровня построен на базе SoC Alibaba T-Head TH1520. Краткий обзор этого процессора я делал в как раз в посте еще 2 года назад о одном из первых ноутбуков на базе RISC-V. Так же про этот чип писал в посте про отладочную плату от Beagle.
С одной стороны, SoC на базе уже подустаревшего C910 в 2024-м году кажется немного странным. На борту Xuantie C910 (RV64GCV, уточняю набор расширений, т.к. судя по сайте t-head есть версия без VPU) имплементировано RVV расширение версии 0.7.1, что в 2024 году кажется больше моветоном, чем хорошим дополнением. Подробности микроархитектуры Xuantie C910 можно почитать в статье от подразделения T-Head.
Причем реализацию в кремнии RVV 1.0 от T-head/Alibaba мы уже видели. В недавнем посте как раз разбирали SoC K230.
Думаю, самое простое объяснение почему был выбран T-Head TH1520 - это то, что процессоров этой модели выпущено на порядок больше, чем K230, и к тому же под TH1520 произведено не мало материнских плат и одноплатных решений, что значительно облегчает разработку сопутствующего железа, адаптации драйверов и упрощает решение типовых задач для внутренней серверной кухни. Как отметили пользователи cnx-software процессорная стойка внешне сильно напоминает решение от Sipeed Lichee Cluster 4A, хотя компания отметила, что их продукт:
Верим?🤔
Что там по перфомансу?
Scaleway также предоставила результаты некоторых бенчмарков, показывающих производительность сервера RISC-V EM-RV1 по сравнению с платой StarFive VisionFive 2 RISC-V и некоторыми их x86 экземплярами. В Geekbench 6 он быстрее, чем сервер на базе двухъядерного процессора Intel C2350 (Dedibox Start-3-S), но все еще значительно уступает восьмиядерному процессору Intel C2750, на котором основан Dedibox Start-1-M.
Вместо заключения☺️
Не смотря на все недовольство автора канала — отличный старт. Если есть желание поэкспериментировать на реальном RISC-V железе, не заказывая платы и не выстраивая кластер у себя на столе как по мне отличное решение.
p.s. Не совсем понял, что означает на сайте пометка
Надеюсь аренда сервера доступна не только во Франции.
Компания Scaaleway Labs предлагает аренду RISC-V EM-RV1 cервера за 15.99 евро в месяц.
Сервер начального уровня построен на базе SoC Alibaba T-Head TH1520. Краткий обзор этого процессора я делал в как раз в посте еще 2 года назад о одном из первых ноутбуков на базе RISC-V. Так же про этот чип писал в посте про отладочную плату от Beagle.
С одной стороны, SoC на базе уже подустаревшего C910 в 2024-м году кажется немного странным. На борту Xuantie C910 (RV64GCV, уточняю набор расширений, т.к. судя по сайте t-head есть версия без VPU) имплементировано RVV расширение версии 0.7.1, что в 2024 году кажется больше моветоном, чем хорошим дополнением. Подробности микроархитектуры Xuantie C910 можно почитать в статье от подразделения T-Head.
Причем реализацию в кремнии RVV 1.0 от T-head/Alibaba мы уже видели. В недавнем посте как раз разбирали SoC K230.
Думаю, самое простое объяснение почему был выбран T-Head TH1520 - это то, что процессоров этой модели выпущено на порядок больше, чем K230, и к тому же под TH1520 произведено не мало материнских плат и одноплатных решений, что значительно облегчает разработку сопутствующего железа, адаптации драйверов и упрощает решение типовых задач для внутренней серверной кухни. Как отметили пользователи cnx-software процессорная стойка внешне сильно напоминает решение от Sipeed Lichee Cluster 4A, хотя компания отметила, что их продукт:
Hand-crafted design (laser-cut chassis, 3D-printed blades, hand-soldered components) has allowed us to bring you these world-exclusive servers.
Верим?
Что там по перфомансу?
Scaleway также предоставила результаты некоторых бенчмарков, показывающих производительность сервера RISC-V EM-RV1 по сравнению с платой StarFive VisionFive 2 RISC-V и некоторыми их x86 экземплярами. В Geekbench 6 он быстрее, чем сервер на базе двухъядерного процессора Intel C2350 (Dedibox Start-3-S), но все еще значительно уступает восьмиядерному процессору Intel C2750, на котором основан Dedibox Start-1-M.
Вместо заключения
Не смотря на все недовольство автора канала — отличный старт. Если есть желание поэкспериментировать на реальном RISC-V железе, не заказывая платы и не выстраивая кластер у себя на столе как по мне отличное решение.
p.s. Не совсем понял, что означает на сайте пометка
Available zones FR-PAR-2
Надеюсь аренда сервера доступна не только во Франции.
Please open Telegram to view this post
VIEW IN TELEGRAM
CNX Software - Embedded Systems News
Scaleway launches hosted RISC-V servers for 15.99 Euros per month - CNX Software
French company Scaleway has just launched the "Elastic Metal RV1" bare metal servers which it claims to be the world's first RISC-V servers available in
👍11🔥1
Бесплатный курс по Верификации систем на кристалле от компании YADRO.
Принес вам еще один бесплатный курс.
На курсе инженеры из компании Ядро расскажут вам о процессе проектирования систем на кристалле (СнК) и о том, как верификация играет важную роль в этом процессе.
На курсе вы узнаете о функциональной и формальной верификации, их назначении и применении. Познакомитесь с новомодным фреймворком cocotb, изучите инструменты ко-симуляции, попрактикуетесь в работе с несинтезируемом подмножеством SystemVerilog.
Курс длится около 2.5 месяцев, посещение занятий возможно как онлайн, так и офлайн в офисе YADRO.
Прием заявок открыт до 17 марта включительно. В анкете не забудь выбрать интересующий тебя курс.
Обучение на курсе бесплатное, а лучших участников пригласят на стажировку в YADRO.
GLHF☕️
Принес вам еще один бесплатный курс.
На курсе инженеры из компании Ядро расскажут вам о процессе проектирования систем на кристалле (СнК) и о том, как верификация играет важную роль в этом процессе.
На курсе вы узнаете о функциональной и формальной верификации, их назначении и применении. Познакомитесь с новомодным фреймворком cocotb, изучите инструменты ко-симуляции, попрактикуетесь в работе с несинтезируемом подмножеством SystemVerilog.
Курс длится около 2.5 месяцев, посещение занятий возможно как онлайн, так и офлайн в офисе YADRO.
Прием заявок открыт до 17 марта включительно. В анкете не забудь выбрать интересующий тебя курс.
Обучение на курсе бесплатное, а лучших участников пригласят на стажировку в YADRO.
GLHF
Please open Telegram to view this post
VIEW IN TELEGRAM
🔥13👍10❤1
Сегодня принес вам крепкий лонгрид про открытое образование☺️
Давно у меня была идея сделать пост про открытые курсы в области процессорных архитектур и цифрового дизайна.
Но формат из склеенных постов в телеграмме или оформление в телеграфе, как я делал с прошлогодним лонгридом про EPI, мне не совсем заходят.
В коллабе с Истовым Инженером подготовили для вас две статьи.
1. Разработка микросхем: первое знакомство с инженерными специальностями и инструментами.
Это вводная статья подойдет для тех, кто только начинает интересоваться миром цифрового дизайна. По большей части статья является подводкой к материалу про открытое образование, чтобы читатель имел понимание чему и зачем он будет обучаться. В статье поговорили, кто же такие RTL-дизайнеры, верификаторы, топологи, что такое и зачем нужны архитектурные лицензии, а так же где работают инженеры по разработке аппаратного обеспечения.
2. Где учиться разработке микропроцессоров: подборка бесплатных курсов ведущих вузов.
Тот самый прекрасный лонгрид из заголовка. Здесь собраны наиболее актуальные и полезные инструменты и ресурсы для погружения в мир Компьютерных Архитектур и Цифрового Дизайна, по моему скромномуи единственно верному мнению. Все как мы любимым, красивая верстка и картинки, на все курсы приведены актуальные ссылки. Все курсы бесплатные, условия доступа к материалам по каждому из курса описаны в статье.
Вместо заключения
Хотелось бы выразить благодарность редакторскому составу Истового Инженера, без чьего вклада эти статьи не увидели бы свет. Особая признательность Анне Лесных и Ульяне Малышевой за их помощь в создании и редактировании материалов.
Stay Tuned 😎
#лонгрид
Давно у меня была идея сделать пост про открытые курсы в области процессорных архитектур и цифрового дизайна.
Но формат из склеенных постов в телеграмме или оформление в телеграфе, как я делал с прошлогодним лонгридом про EPI, мне не совсем заходят.
В коллабе с Истовым Инженером подготовили для вас две статьи.
1. Разработка микросхем: первое знакомство с инженерными специальностями и инструментами.
Это вводная статья подойдет для тех, кто только начинает интересоваться миром цифрового дизайна. По большей части статья является подводкой к материалу про открытое образование, чтобы читатель имел понимание чему и зачем он будет обучаться. В статье поговорили, кто же такие RTL-дизайнеры, верификаторы, топологи, что такое и зачем нужны архитектурные лицензии, а так же где работают инженеры по разработке аппаратного обеспечения.
2. Где учиться разработке микропроцессоров: подборка бесплатных курсов ведущих вузов.
Тот самый прекрасный лонгрид из заголовка. Здесь собраны наиболее актуальные и полезные инструменты и ресурсы для погружения в мир Компьютерных Архитектур и Цифрового Дизайна, по моему скромному
Вместо заключения
Хотелось бы выразить благодарность редакторскому составу Истового Инженера, без чьего вклада эти статьи не увидели бы свет. Особая признательность Анне Лесных и Ульяне Малышевой за их помощь в создании и редактировании материалов.
Stay Tuned 😎
#лонгрид
Please open Telegram to view this post
VIEW IN TELEGRAM
🔥35👍10✍1 1
ESP the open-source SoC platform
ESP - это открытая платформа для проектирования и создания гетерогенных System on a chip c возможностью прототипирования системы на FPGA. В будущем планируется также поддержка ASIC design flow.
ESP предоставляет гибкую tile-based архитектуру, построенную на multi-plane network-on-chip
Обзор проекта представлен авторами в статье Agile SoC Development with Open ESP.
В проекте вы найдете знакомые многим RISC-V энтузиастам названия открытых процессорных IP: Ariane (CVA6), ibex, LEON3 (на базе SPARC V8 32-bits ISA). Но самые внимательные увидят на изображении floorplan'а чипа в заголовке поста NVDLA —opensource Deep Learning Accelerator от Nvidia.
Как мы видим, ESP может служить платформой для интеграции сторонних IP-блоков, который может быть размещен на любом из тайлов ESP платформы.
Судя по домашней странице проекта, вся система спроектирована при помощи языка конструирования аппаратуры Chisel и High-Level Synthesis инструментов.
Исходники на HDL, доступные в репозитории проекта, либо относятся к сторонним IP-ядрам/ускорителям, либо созданы с использованием инструментов SoCGen и SocketGen.
Ссылки на проект ESP:
1) github репозиторий
2) сайт проекта
3) документация и туториалы
4) коллекция научных публикаций по тематике проекта ESP
p.s. если кто-то поймет что за Night Vision в правом нижнем углу флурплана чипа - отпишите в комментарии🤔
ESP - это открытая платформа для проектирования и создания гетерогенных System on a chip c возможностью прототипирования системы на FPGA. В будущем планируется также поддержка ASIC design flow.
ESP предоставляет гибкую tile-based архитектуру, построенную на multi-plane network-on-chip
Обзор проекта представлен авторами в статье Agile SoC Development with Open ESP.
В проекте вы найдете знакомые многим RISC-V энтузиастам названия открытых процессорных IP: Ariane (CVA6), ibex, LEON3 (на базе SPARC V8 32-bits ISA). Но самые внимательные увидят на изображении floorplan'а чипа в заголовке поста NVDLA —opensource Deep Learning Accelerator от Nvidia.
Как мы видим, ESP может служить платформой для интеграции сторонних IP-блоков, который может быть размещен на любом из тайлов ESP платформы.
Судя по домашней странице проекта, вся система спроектирована при помощи языка конструирования аппаратуры Chisel и High-Level Synthesis инструментов.
Исходники на HDL, доступные в репозитории проекта, либо относятся к сторонним IP-ядрам/ускорителям, либо созданы с использованием инструментов SoCGen и SocketGen.
Ссылки на проект ESP:
1) github репозиторий
2) сайт проекта
3) документация и туториалы
4) коллекция научных публикаций по тематике проекта ESP
p.s. если кто-то поймет что за Night Vision в правом нижнем углу флурплана чипа - отпишите в комментарии
Please open Telegram to view this post
VIEW IN TELEGRAM
👍12 5
FuryGPU: Opensource видеокарта своими руками
Дилан Бэрри, разработчик программного обеспечения, проектирует opensource видеокарту FuryGPU и создал свой блог, где планирует расписать подробно весь маршрут проектирования видео ускорителя.
Помимо разработки логики работы GPU на языке SystemVerilog, Windows kernel драйвера, автор проекта так же спроектировал печатную плату с 4-lane PCI портом, DisplayPort и HDMI. Внешний вид печатной платы освежает воспоминания о том, как выглядели видеокарты в начале нулевых годов.
В блоге уже есть статья про блок Texture Units. В ней подробно представлена архитектурная диаграмма модуля, какие функции и задачи выполняются в Texture Units, какие ресурсы FPGA используются для эффективной имплементации функций хранения и обработки данных.
Одним из главных достижений проекта стало успешное запуска игры Quake на FuryGPU. Игра Quake работала на данной видеокарте в разрешении 720p с частотой до 44 кадров.
Это знаменательное событие, так как оно подтверждает, что программное и аппаратное обеспечение видеокарты работает корректно
Блог только-только появился и материалов в нем не так много, но надеюсь этот проект кого-то вдохновит и мотивирует начать изучать мир цифрового дизайна и компьютерных архитектур.
Stay tuned 😎
UPD: Комментарий автора про открытие исходных кодов проекта:
Дилан Бэрри, разработчик программного обеспечения, проектирует opensource видеокарту FuryGPU и создал свой блог, где планирует расписать подробно весь маршрут проектирования видео ускорителя.
Помимо разработки логики работы GPU на языке SystemVerilog, Windows kernel драйвера, автор проекта так же спроектировал печатную плату с 4-lane PCI портом, DisplayPort и HDMI. Внешний вид печатной платы освежает воспоминания о том, как выглядели видеокарты в начале нулевых годов.
В блоге уже есть статья про блок Texture Units. В ней подробно представлена архитектурная диаграмма модуля, какие функции и задачи выполняются в Texture Units, какие ресурсы FPGA используются для эффективной имплементации функций хранения и обработки данных.
Одним из главных достижений проекта стало успешное запуска игры Quake на FuryGPU. Игра Quake работала на данной видеокарте в разрешении 720p с частотой до 44 кадров.
Это знаменательное событие, так как оно подтверждает, что программное и аппаратное обеспечение видеокарты работает корректно
Блог только-только появился и материалов в нем не так много, но надеюсь этот проект кого-то вдохновит и мотивирует начать изучать мир цифрового дизайна и компьютерных архитектур.
Stay tuned 😎
UPD: Комментарий автора про открытие исходных кодов проекта:
I am intending on open-sourcing the entire stack (PCB schematic/layout, all the HDL, Windows WDDM drivers, API runtime drivers, and Quake ported to use the API) at some point, but there are a number of legal issues,
🔥43👍8❤3✍2
Процессорные конференции и хакатоны в апреле. Анонс Первого Митапа Российского Альянса RISC-V и 3-го инженерного хакатона SoC Design Challenge
Сегодня принес вам два анонса☺️
1) Про Хакатон SoC Design Challenge пишу уже 3-й раз, а в самом первом хакатоне принимал участие, как организатор и член жюри по треку RTL-проектирование.
Подробнее, что же это за хакатон и для кого он можно прочитать в предыдущих постах про хакатон тут про первый хакатон и тут про второй.
Что нового в этом году:
• Новый трек по системному программированию
• Новые задания для старых треков
• Для иногородних студентов будет организован бесплатный проезд и проживание.
• Теперь студенты магистратуры могут участвовать во всех треках
Треки этого года:
• Функциональная верификация;
• Топологическое проектирование;
• Системное программирование - новый трек!
• RTL проектирование;
• RTL проектирование PRO (для опытных инженеров);
До какого числа регистраций на хакатон и когда он пройдет?
19-21 апреля 2024 года, на площадке НИУ МИЭТ, г. Зеленоград.
Регистрация открыта до 7 апреля.
Все вопросы по регистрации, трансферу и любые другие можно задать на сайте хакатона.
2) Первый митап Альянса RISC-V в Питере и онлайн: новости развития открытой архитектуры и результаты бенчмарков
На митапе будут представлены доклады от участников Альянса RISC-V.
▪️Сергей Якушкин поделится планами Альянса на 2024 год и последними новостями из мира открытой архитектуры.
▪️Сергей Матюкевич расскажет про особенности загрузки Linux на системах RISC-V и основных расширениях под архитектуру.
▪️Дмитрий Захаров объяснит, как можно применять P-расширения системы команд RISC-V для алгоритмов цифровой обработки сигналов.
▪️Валерия Пузикова расскажет все, что известно про матричные расширения CPU.
▪️Дмитрий Петроченко представит анализ производительности доступных на рынке RISC-V-серверов.
Из всех докладов меня больше всего заинтересовал доклад про матричные расширения от Валерии Пузиковой. На канале я не так давно писал про начало работы special interest group (SIG) по разработке набора команд для матричных расширений для RISC-V и как за этой работой можно следить, как в ней участвовать. Будет интересно узнать, какие перспективы и сравнительный анализ по матричным расширениям представят коллеги из альянса RISC-V.
Когда/Где?
15 апреля 2024 в 19.00.
Санкт-Петербург, Свердловская наб., 44б, БЦ 35. Бизнес-парк «Полюстрово», Лекторий YADRO
Ссылка для регистрации на митап
Сегодня принес вам два анонса
1) Про Хакатон SoC Design Challenge пишу уже 3-й раз, а в самом первом хакатоне принимал участие, как организатор и член жюри по треку RTL-проектирование.
Подробнее, что же это за хакатон и для кого он можно прочитать в предыдущих постах про хакатон тут про первый хакатон и тут про второй.
Что нового в этом году:
• Новый трек по системному программированию
• Новые задания для старых треков
• Для иногородних студентов будет организован бесплатный проезд и проживание.
• Теперь студенты магистратуры могут участвовать во всех треках
Треки этого года:
• Функциональная верификация;
• Топологическое проектирование;
• Системное программирование - новый трек!
• RTL проектирование;
• RTL проектирование PRO (для опытных инженеров);
До какого числа регистраций на хакатон и когда он пройдет?
19-21 апреля 2024 года, на площадке НИУ МИЭТ, г. Зеленоград.
Регистрация открыта до 7 апреля.
Все вопросы по регистрации, трансферу и любые другие можно задать на сайте хакатона.
2) Первый митап Альянса RISC-V в Питере и онлайн: новости развития открытой архитектуры и результаты бенчмарков
На митапе будут представлены доклады от участников Альянса RISC-V.
▪️Сергей Якушкин поделится планами Альянса на 2024 год и последними новостями из мира открытой архитектуры.
▪️Сергей Матюкевич расскажет про особенности загрузки Linux на системах RISC-V и основных расширениях под архитектуру.
▪️Дмитрий Захаров объяснит, как можно применять P-расширения системы команд RISC-V для алгоритмов цифровой обработки сигналов.
▪️Валерия Пузикова расскажет все, что известно про матричные расширения CPU.
▪️Дмитрий Петроченко представит анализ производительности доступных на рынке RISC-V-серверов.
Из всех докладов меня больше всего заинтересовал доклад про матричные расширения от Валерии Пузиковой. На канале я не так давно писал про начало работы special interest group (SIG) по разработке набора команд для матричных расширений для RISC-V и как за этой работой можно следить, как в ней участвовать. Будет интересно узнать, какие перспективы и сравнительный анализ по матричным расширениям представят коллеги из альянса RISC-V.
Когда/Где?
15 апреля 2024 в 19.00.
Санкт-Петербург, Свердловская наб., 44б, БЦ 35. Бизнес-парк «Полюстрово», Лекторий YADRO
Ссылка для регистрации на митап
Please open Telegram to view this post
VIEW IN TELEGRAM
👍9⚡5❤3
Must-see лекция по Кросс-ассемблеру
Лекцию ведет преподаватель МФТИ, Константин Владимиров.
Эта лекция посвящена демонстрации сходств и различий между ассемблерами различных архитектур. В ней рассматриваются ассемблеры архитектур ARM, RISC-V и частично x86, а также ряд ключевых концепций, таких как использование линк-регистра, постиндексная адресация, особенности работы систем без регистра флагов, "дороговизна" операций при работе с регистрами, ветвлениями, внешней памятью и векторизация. Лекция будет особенно полезна как специалистам в области аппаратного обеспечения, пришедшим в разработку процессоров из смежных дисциплин, так и всем, кто интересуется компьютерными архитектурами. Я вынес для себя много полезной информации об ассемблере и ISA ARM, особенно понравился изящно подобранный пример с инструкциями data flow для демонстрации различий между архитектурами с флагами состояний и без них (различие между ARM и RISC-V).
Если курс АПС МИЭТ рассказывает о ISA RISC-V с точки зрения дизайнера микроархитектуры процессоров, то данная лекция затрагивает вопросы набора инструкций с точки зрения инженера по разработке программного обеспечения. Понимание концепций ISA с точки зрения программирования критически важно для хардвер разработчиков процессорных IP, поскольку каждый процессор представляет собой программно-аппаратный комплекс, и без должного программного обеспечения он остается лишь куском кремния.
Если вы все еще опасаетесь читать и писать на ассемблере, эта лекция точно для вас☺️
Лекцию ведет преподаватель МФТИ, Константин Владимиров.
Эта лекция посвящена демонстрации сходств и различий между ассемблерами различных архитектур. В ней рассматриваются ассемблеры архитектур ARM, RISC-V и частично x86, а также ряд ключевых концепций, таких как использование линк-регистра, постиндексная адресация, особенности работы систем без регистра флагов, "дороговизна" операций при работе с регистрами, ветвлениями, внешней памятью и векторизация. Лекция будет особенно полезна как специалистам в области аппаратного обеспечения, пришедшим в разработку процессоров из смежных дисциплин, так и всем, кто интересуется компьютерными архитектурами. Я вынес для себя много полезной информации об ассемблере и ISA ARM, особенно понравился изящно подобранный пример с инструкциями data flow для демонстрации различий между архитектурами с флагами состояний и без них (различие между ARM и RISC-V).
Если курс АПС МИЭТ рассказывает о ISA RISC-V с точки зрения дизайнера микроархитектуры процессоров, то данная лекция затрагивает вопросы набора инструкций с точки зрения инженера по разработке программного обеспечения. Понимание концепций ISA с точки зрения программирования критически важно для хардвер разработчиков процессорных IP, поскольку каждый процессор представляет собой программно-аппаратный комплекс, и без должного программного обеспечения он остается лишь куском кремния.
Если вы все еще опасаетесь читать и писать на ассемблере, эта лекция точно для вас
Please open Telegram to view this post
VIEW IN TELEGRAM
🔥13✍11👍7❤3
List of awesome semiconductor startups
Awesome листы на github'e достаточно занимательная вещь. Впервые такой лист, я кажется увидел у Доки c его коллекцией полезных ссылок для Embedded Software.
Потом вдохновившись такими листами создал, свой лист с полезными материалами для изучения программно-аппаратной экосистемы RISC-V, который в итоге через 3 года вылился в статью для "Истового Инженера".
Сегодня же я принёс вам коллекцию стартапов в области полупроводников.
Компании представлены в двух категориях: Startups и Alumni. Если с первой категорией всё понятно, то вторая категория показывает компании, которые пережили стадию стартапа и были куплены крупными игроками или вышли на IPO.
Категория Startups немного не нравится тем, что столбец Technology не явно описывает, чем именно занимается компания, но, наверное, для первого знакомства с направлением работы компании этого достаточно. В этом списке найдёте много знакомых для энтузиастов RISC-V компаний: SiFive, Ventana, Semidynamics, так и новых игроков, например, VyperCore, стартап из Великобритании, основанный в 2022 году, которые на базе RISC-V работают над hardware memory allocation для кратного ускорения приложений, написанных на C#, Python. По крайней мере, так говорится на сайте VyperCore.
Если хотите следить за трендами в индустрии полупроводников и быть в курсе последних новостей и созданием новых стартапов, этот awesome-list может стать хорошим стартовым пунктом для исследований.
Awesome листы на github'e достаточно занимательная вещь. Впервые такой лист, я кажется увидел у Доки c его коллекцией полезных ссылок для Embedded Software.
Потом вдохновившись такими листами создал, свой лист с полезными материалами для изучения программно-аппаратной экосистемы RISC-V, который в итоге через 3 года вылился в статью для "Истового Инженера".
Сегодня же я принёс вам коллекцию стартапов в области полупроводников.
Компании представлены в двух категориях: Startups и Alumni. Если с первой категорией всё понятно, то вторая категория показывает компании, которые пережили стадию стартапа и были куплены крупными игроками или вышли на IPO.
Категория Startups немного не нравится тем, что столбец Technology не явно описывает, чем именно занимается компания, но, наверное, для первого знакомства с направлением работы компании этого достаточно. В этом списке найдёте много знакомых для энтузиастов RISC-V компаний: SiFive, Ventana, Semidynamics, так и новых игроков, например, VyperCore, стартап из Великобритании, основанный в 2022 году, которые на базе RISC-V работают над hardware memory allocation для кратного ускорения приложений, написанных на C#, Python. По крайней мере, так говорится на сайте VyperCore.
Если хотите следить за трендами в индустрии полупроводников и быть в курсе последних новостей и созданием новых стартапов, этот awesome-list может стать хорошим стартовым пунктом для исследований.
👍19❤4
Вы, вероятно, помните историю, где директор Arm China забаррикадировался в своем офисе, нанял охрану и отказался покидать пост?
На моем канале вы можете найти заметку об этом случае, опубликованную в августе 2021 года.
Карьера этого директора продолжает развиваться, и сейчас Аллен Ву основал компанию Zhongzhi Chip. По слухам, она планирует сотрудничать с компанией Джима Келлера Tenstorrent, занимающейся разработкой высокопроизводительных процессоров и AI IP на базе RISC-V.
Также сообщается, что компания набирает бывших сотрудников Arm, что свидетельствует о серьезных амбициях нового игрока в области дизайна чипов. При этом СМИ пока не располагают точной информацией о том, планирует ли новая компания заниматься самостоятельными исследованиями и разработками в области микроэлектроники или выступает в качестве китайского агента Tenstorrent.
Первоисточник тут - TrendForce
Stay tuned 😎
На моем канале вы можете найти заметку об этом случае, опубликованную в августе 2021 года.
Карьера этого директора продолжает развиваться, и сейчас Аллен Ву основал компанию Zhongzhi Chip. По слухам, она планирует сотрудничать с компанией Джима Келлера Tenstorrent, занимающейся разработкой высокопроизводительных процессоров и AI IP на базе RISC-V.
Также сообщается, что компания набирает бывших сотрудников Arm, что свидетельствует о серьезных амбициях нового игрока в области дизайна чипов. При этом СМИ пока не располагают точной информацией о том, планирует ли новая компания заниматься самостоятельными исследованиями и разработками в области микроэлектроники или выступает в качестве китайского агента Tenstorrent.
Первоисточник тут - TrendForce
Stay tuned 😎
Telegram
Записки CPU designer'a
Уволили директора дочерней компании, а он нанял охрану и отказался покидать свой пост?
Мировой прецедент или что может случиться с вашей интеллектуальной собственностью в Китае на примере ARM.
История тянет на крутой голливудский сценарий.
"Считается, что…
Мировой прецедент или что может случиться с вашей интеллектуальной собственностью в Китае на примере ARM.
История тянет на крутой голливудский сценарий.
"Считается, что…
🤯11👍1😁1🤔1
На канале этот год объявляется годом матричных расширений для RISC-V.
Для контекста, что же такое матричная ISA - советую посмотреть доклад Валерии Пузиковой с первого митапа Альянса RISC-V.
Что сейчас происходит в рабочих группах RISC-V?
До конца года к североамериканскому саммиту рабочие группы для iME (i - Integrated, встроенное матричное расширение переиспользует векторные регистры) и aME (a - Attached, независимое матричное расширение работает с областью памяти или вводятся новые матричные регистры) должны представить функциональные спецификации для матричных расширений, а к концу 2025-го года мы должны увидеть ратифицированные спецификации прошедшие public review.
Однако, кастомеры уже сегодня хотят получить в том или ином виде RISC-V чипы в тандеме с аппаратными ускорителями для AI/ML приложений.
На прошедшем RISC-V China Summit сотрудники компании T-head представили их видение независимого матричного расширения. Документацию и некоторые бенчмарки можно найти в репозитории проекта.
Также не так давно североамериканская компания SiFive открыла часть спецификации для матричных вычислений. Про это я уже писал на канале тут.
Сейчас же еще одна компания
Hangzhou Spacemit представила собственное видение iME спецификации.
Расширение поддерживает значения длины вектора (VLEN) от 128 до 4096. Размер элемента (SEW) может быть только 4, 8 или 16 бит. Введена новая переменная-термин под названием "Copy", которая указывает на количество параллельных операций умножения-накопления (MAC), которые можно выполнить за одну инструкцию. Если значение "Copy" равно 1, это означает, что за одну инструкцию может быть выполнена одна операция MAC для одной пары данных. Если значение "Copy" равно 2, за одну инструкцию можно выполнить две независимые операции MAC для двух разных пар данных. Это позволяет увеличить производительность обработки данных, выполняя несколько операций одновременно.
Набор инструкций, поддерживаемые типы данных, и предлагаемые layout для данных в зависимости от VLEN/SEW найдете в спецификации SpacemiT IME.
Для контекста, что же такое матричная ISA - советую посмотреть доклад Валерии Пузиковой с первого митапа Альянса RISC-V.
Что сейчас происходит в рабочих группах RISC-V?
До конца года к североамериканскому саммиту рабочие группы для iME (i - Integrated, встроенное матричное расширение переиспользует векторные регистры) и aME (a - Attached, независимое матричное расширение работает с областью памяти или вводятся новые матричные регистры) должны представить функциональные спецификации для матричных расширений, а к концу 2025-го года мы должны увидеть ратифицированные спецификации прошедшие public review.
Однако, кастомеры уже сегодня хотят получить в том или ином виде RISC-V чипы в тандеме с аппаратными ускорителями для AI/ML приложений.
На прошедшем RISC-V China Summit сотрудники компании T-head представили их видение независимого матричного расширения. Документацию и некоторые бенчмарки можно найти в репозитории проекта.
Также не так давно североамериканская компания SiFive открыла часть спецификации для матричных вычислений. Про это я уже писал на канале тут.
Сейчас же еще одна компания
Hangzhou Spacemit представила собственное видение iME спецификации.
Расширение поддерживает значения длины вектора (VLEN) от 128 до 4096. Размер элемента (SEW) может быть только 4, 8 или 16 бит. Введена новая переменная-термин под названием "Copy", которая указывает на количество параллельных операций умножения-накопления (MAC), которые можно выполнить за одну инструкцию. Если значение "Copy" равно 1, это означает, что за одну инструкцию может быть выполнена одна операция MAC для одной пары данных. Если значение "Copy" равно 2, за одну инструкцию можно выполнить две независимые операции MAC для двух разных пар данных. Это позволяет увеличить производительность обработки данных, выполняя несколько операций одновременно.
Набор инструкций, поддерживаемые типы данных, и предлагаемые layout для данных в зависимости от VLEN/SEW найдете в спецификации SpacemiT IME.
YouTube
Матричные расширения RISC-V: где, когда, куда, откуда, почему, зачем и как
Операции над матрицами — вечные хот-споты не только в задачах AI/ML и HPC, но и в приложениях AR/VR, обработке изображений и других. Не так давно появился еще один способ их ускорения — матричные расширения CPU. Валерия Пузикова рассмотрела, какие они бывают…
👍28✍2⚡1