Записки CPU designer'a – Telegram
Записки CPU designer'a
2.93K subscribers
195 photos
2 videos
5 files
292 links
Всем привет. Меня зовут Николай.
Работаю RTL design инженером, амбассадором в RISC-V International.
В свободное время пишу о магии процессоростроения и цифровом дизайне.
Download Telegram
Forwarded from Embedded Doka (𝔻𝕠𝕜𝕒)
Что делает человек в 21веке, когда бессонница?
Правильно - лезет в интернет, а в интернете похоже очередной полупроводниковый срачик

@embedoka
Imagination Technologies начнет разрабатывать CPU на базе RISC-V.
Это те самые Imagination, которые делали графические процессоры PowerVR для Apple.
iphone7 стал последней моделью с GPU от Imagination. В будущем Apple отказались от интеллектуальной собственности Imagination, чем фактически лишили их доходов.

Интересно отметить, что в 2017-м году Imagination продала ранее купленный MIPS и полностью сконцентрировалась на разработке GPU.

Причем MIPS покупали в далеком 2012-м году для противостояния ARM. И был ряд статей в то время с рассуждениями на тему "будущее за микросерверами на MIPS-процессорах". Но ARM и тут оказался раньше.

По итогу MIPS так и не смог стать тем самым конкурентом ARM. Рассуждать и гадать почему так стало можно долго и не особо точно. Тем не менее, монополия ARM только набирает обороты.

Теперь же в качестве оппонента выступает не MIPS, а RISC-V. Посмотрим, что покажет старая гвардия в лице компаний MIPS и Imagination.

https://www.design-reuse.com/news/50482/imagination-2021-progress.html
Mikron выпустил новый микроконтроллер на базе RISC-V. Давайте разбираться, что за зверь.
link
Уволили директора дочерней компании, а он нанял охрану и отказался покидать свой пост?
Мировой прецедент или что может случиться с вашей интеллектуальной собственностью в Китае на примере ARM.
История тянет на крутой голливудский сценарий.

"Считается, что китайцы получили в своё распоряжение всё, вплоть до архитектуры Cortex-A77 (разработка 2019 года). Новейшие наборы инструкций Armv9 и весь пакет новых процессоров, интерфейсов и ядер после начала конфликта в Китай передавать не стали."

https://3dnews.ru/1047800/ograblenie-veka-u-kompanii-arm-uveli-kitayskoe-podrazdelenie-so-vsey-sobstvennostyu
Категорически рекомендую ознакомиться. Размышления не тему выбора архитектуры general purpose CPU. Текст от бывшего сотрудника МЦСТ и нынешнего сотрудника Esperanto Technologies [те самые, которые представили чип с >1000 ядер RISC-V]

https://habr.com/ru/post/575310/
Лекция о том, как меняется индустрия полупроводников от директора Syntacore.
Из лекции узнаете как организован рынок полупроводников, почему происходит замедление закона Мура и что такое RISC-V
https://engineer.yadro.com/events/semiconductors-shift/
Apple hiring RISC-V 'High Performance' Programmers
К вопросу о перспективах RISC-V.
Процессоры от ARM конечно хороши, но роялти отчислять с продаж не очень приятно. Ждём "экспертов", которые расскажут, что RISC-V разработан для iot и что это криво скопированый MIPS
Ссылка на вакансию
Записки CPU designer'a
Категорически рекомендую ознакомиться. Размышления не тему выбора архитектуры general purpose CPU. Текст от бывшего сотрудника МЦСТ и нынешнего сотрудника Esperanto Technologies [те самые, которые представили чип с >1000 ядер RISC-V] https://habr.com/ru/post/575310/
Оживленная техническая дискуссия продолжается.

3-я статья от Максима Маслова - Легенды и мифы процессора Эльбрус в примерах

Содержание статьи радует: примеры кода, анализ e2k-ассемблера , экскурс по бенчмаркам.

В заметке приводится разбор статьи Алексея Маркина, писавшего о несостоятельности предыдущих заметок Максима.


Мне показалось, что в статье Алексея эмоций и перехода на личности значительно больше, чем интересной технической составляющей. Но для понимания позиции ревнителей Эльбруса - к прочтению обязательно
Принес вам ссылку из статьи на godbolt сервер с компилятором Эльбрус - link
[может кто еще не видел]
Спасибо Алексею Маркину за наводку

Нашел самую простую реализацию fizzbuzz на С

#include <stdio.h>

int main(void)
{
int i;
for(i=1; i<=100; i++)
{
if(((i%3)||(i%5))== 0)
printf("number= %d FizzBuzz\n", i);
else if((i%3)==0)
printf("number= %d Fizz\n", i);
else if((i%5)==0)
printf("number= %d Buzz\n", i);
else
printf("number= %d\n",i);

}

return 0;
}
С точки зрения читабельности - у эльбруса 250 строчек, у risc-v 76
Началась регистрация проектов на innovateFPGA.

Подробнее про таймлайны, где смотреть примеры проектов прошлых лет, где найти единомышленников расписал тут

У всех проектов прошедшие региональный отбор - открыты исходники. Можете изучить проекты победителей предыдущих годов.

Например: Проект; git

Кстати это проект ребят из России и заняли они второе место на конкурсе в 2019-м году
И самое важное. Награды за призовые места
Во вторник стартует конференция ChipExpo. Мои коллеги из Syntacore покажут школьникам как проектировать процессоры.

Программа Школы синтеза цифровых схем - тут
Никита Поляков - расскажет о том что же такое архитектура, с точки зрения программиста и проведет занятие о ассемблере RISC-V.
Станислав Жельнио - расскажет о академическим opensource процессоре schoolRISCV. Прочтет лекцию по аппаратной организации процессора schoolRISCV, с вариантами однотактной и конвейерной микроархитектуры.


Для тех кто не сможет очно присутствовать на мастер классе есть возможность БЕСПЛАТНО получить отладочные платы. Как это сделать читайте - тут
Пополнение в литературе по RISC-V.

Возможно, будет интересно тем, кто планирует приобретать версию Харрисов для RISC-V.
На сайте Elsevier дают скидку в 50% на bundle из бумажной и электронной версии: link

Спасибо за информацию - @neerps

p.s. Shipping: Free 0_о. На Амазоне за доставку платил 40$
Завтра стартует 3-х дневная выставка ChipExpo.

На деловой программе выставки вас ждут доклады по трем направлениям:

1. Школа синтеза цифровых схем.
2. Микроархитектура, верификация и физическое проектирование микросхем.
3. Продвинутые и экспериментальные методы автоматизации проектирования микросхем

Подробное расписание вы найдете - тут

Завтра на стриме будет возможность послушать и меня. На секции 2, для студентов и разработчиков, выступлю с докладом про кэши. Это будет вводный доклад про иерархию памяти, микроархитектуру кэша и алгоритмы замещения.
Новости о RISC-V extension'ах.
RISC-V Vector extension заморожена и вынесена на public review.
Последнюю версию спеки R-VV можно найти - тут
Для многих команд - это зеленый свет, что можно приступать к разработке Vector Unit'ов не боясь глобальных изменений в стандарте.

Про сравнение векторных расширений RISC-V и ARM - можно прочесть тут
1
"С чего лучше начать изучение RISC-V и архитектуры процессорных систем?"

В последнее время все чаще слышу данный вопрос от студентов, стажеров и энтузиастов.

Решил собрать в одном месте полезные ресурсы и материалы, которыми сам часто пользуюсь.
Ловите мой RISC-V Awesome list
Как выпустить свой ASIC бесплатно?

Стартовал сбор проектов для 3-го шатла на фабрике SkyWater.
Расписание подачи заявок на шатл можете найти - тут.

Обновили страницу с проектами 3-го MPW. С ними ознакомиться можно - тут.

Из интересного на глаза попался проект с ядром от Syntacore SCR1.

Больше полезных ссылок о инициативе гугла, efabless и open-source собрал на git'e
Конференции

Сегодня расскажу вам о ближайших must see мероприятиях.

FPGA-Systems 2021.2

Началась регистрация на 3-ю конференцию, от крупнейшего сообщества RTL-разработчиков - FPGA-Systems.

Конференция пройдет теперь в двух городах - Москва и Санкт-Петербург.

С предварительным списком докладов можно ознакомиться - тут
По ссылке выше можете зарегистрироваться как онлайн/офлайн участник либо предложить идею для своего доклада.
RISC-V SUMMIT

Крупнейшая конференция RISC-V разработчиков.

Где и когда?
6-8 декабря. Сан-Франциско.
Можно зарегистрироваться как онлайн, так и офлайн.

Сколько стоит участие?
Есть академическая регистрация на виртуальное участие - за 0$

Если у вас есть виза в США и вы очень хотите поехать на выставку, но есть проблемы с финансами, то можете обратиться к разделу Scholarships

Там подробно расписано, кто может обратиться за финансовой помощью для оплаты перелета/проживания.
Внимательно изучите разделы:
1) Diversity Registration Scholarships
2) Need-based Registration Scholarships


С программой конференции можете ознакомиться - тут

Среди представителей российских компаний нашел - Александра Козлова CTO CloudBEAR
Тема доклада:
"Lightning Talk: Improving Performance of National Crypto Algorithms with Custom Instructions"
Быстрый старт в проектировании и программирования SoC на базе RISC-V

Обновился один из лучших курсов по Computer Architecture - RVfpga
Переиздание MIPSfpga - на актуальной архитектуре.

Изменения минорные, подробнее смотрите на сайте, но это отличный повод напомнить вам про этот курс🙃


Сейчас готово 10 из 20 планируемых лабораторных работ. Все задания планируется подготовить к концу 2021-го года.

Пока что можете изучить с программный пакет Vivado ознакомиться с устройством и программированием промышленного ядра - EH1 RISC-V SweRV CoreTM 1.9 from Western Digital.

Готовы следующие лабораторные работы:
● Lab 0: Overview of RVfpga Labs
● Lab 1: Creating a Vivado Project
● Lab 2: C Programming
● Lab 3: RISC-V Assembly Language
● Lab 4: Function Calls
● Lab 5: Image Processing: C & Assembly
● Lab 6: Introduction to I/O
● Lab 7: 7-Segment Displays
● Lab 8: Timers
● Lab 9: Interrupt-driven I/O
● Lab 10: Serial Buses

Курс бесплатный. Единственный раздражающий момент - необходимо регистрироваться и ждать approve на загрузку образовательных материалов.

p.s. у меня на сайте были проблемы с вводом капчи. перепробовал 4 браузера. появилась капча для ввода только после перехода в режим инкогнито. мб кому поможет
👍2