پازج FPGA گروه توسعه – Telegram
پازج FPGA گروه توسعه
1.18K subscribers
93 photos
27 videos
66 files
197 links
پازج ارائه‌کننده آموزش‌های ویدئویی و تصویری در زمینه طراحی دیجیتال با FPGA
ارتباط باما:
www.posedge.ir
لینک گروه پازج:
https://news.1rj.ru/str/joinchat/Papst0MTE0aWIDWP
تبادل نظر پیرامون FPGA و بوردهای توسعه با محوریت بورد توسعه پازج-یک
Download Telegram
http://posedge.ir/product/zynqberry-trenz-te0726/

برد zynqberry محصول ترنز الکترونیک
قیمت: 855.000 تومان
فروش در فروشگاه آنلاین پازج
Forwarded from Mhagh
اتصال دوربین رزبری به برد zynqberry و نمایش تصویر روی مانیتور توسط مهندس شهبازی.
🔸چه بردی را برای یادگیری FPGA انتخاب کنم؟

https://goo.gl/Uu4T3y

◀️اگر شما نیز قصد فراگیری FPGA به صورت عملی و کسب مهارت‌ لازم جهت ورود به محیط کار در این حوزه را دارید، حتما به این نکته رسیده‌اید که انتخاب یک برد آموزشی FPGA، یکی از ملزومات اولیه‌ی این کار است. هرچند انتخاب یک برد آموزشی در ابتدای کار ممکن است کار ساده‌ای به نظر برسد، اما انتخاب‌های متعددی که در این زمینه وجود دارد، ممکن است کمی گیج کننده باشد. با یک جستجوی ساده در فروشگاه‌های داخلی و خارجی، با گستره‌ی وسیعی از انتخاب‌ها مواجه می‌شوید که به لحاظ قیمت، قابلیت‌ها و پشتیبانی دارای تنوع زیادی هستند.

در این پست قصد دارم تا بطور خلاصه برخی از مهم‌ترین ملاک‌هایی را که در انتخاب یک برد آموزشی FPGA مناسب بایستی مدنظر قرار داده شود را به شما معرفی کنم تا با دید بهتری بتوانید برد مناسب مورد نیاز خود را از بین گزینه‌های موجود در بازار انتخاب کنید.

🌐ادامه‌ی این پست را در سایت پازج مطالعه کنید:
https://goo.gl/GQhm77

کانال ما:
🆔@posedge
Forwarded from Mhagh
اجرای چند فیلتر خطی و تبدیل فضای رنگ روی برد zybo
ورودی تصویر hdmi
خروجی vga
Forwarded from Mahdi Changani
راه اندازی خروجی تصویر vga روی بورد zybo در سیستم عامل لینوکس debian به همراه دسکتاپ
https://goo.gl/S9hBV3
🔸 دوره ویدئویی آموزش Zynq توسط استاد چنگانی

🔸بیش از 12 ساعت آموزش SoC های Zynq و نرم افزار Vivado شامل:

◀️ ۱- مروری بر SoC و Embedded System
◀️ ۲- کار با مجموعه نرم افزاری Vivado Design Suit
◀️ ۳- بررسی معماری تراشه Zynq
◀️ ۴- پیاده سازی اولین برنامه روی تراشه Zynq
◀️ ۵- طراحی سطح بالا در Vivado با استفاده از زبان HLS
◀️ ۶- مروری بر گذرگاه AXI
◀️ ۷- طراحی یک بلوک سخت افزاری (IP جدید)
◀️ ۸- بررسی IP های آماده نرم افزار Vivado
◀️ ۹- طراحی و پیاده سازی چند پروژه نمونه با استفاده از IP های نرم افزار Vivado
◀️۱۰- سیستم عامل لینوکس روی تراشه Zynq
◀️۱۱- سیستم عامل FreeRTOS روی تراشه Zynq

🛍 این محصول آزمایشی را میتوانید با قیمت تنها 99 هزار تومان از فروشگاه آنلاین پازج تهیه کنید.
🌐 لینک خرید: https://goo.gl/33Sy3o

ما را دنبال کنید:
🆔@posedge
Forwarded from Mhagh
پردازش تصویر realtime تصویر دوربین با استفاده از FPGA - اجرای فیلتر sobel
برد مورد استفاده: zynqberry
طراحی فیلتر در محیط vivadoHLS
طراحی سخت افزار در محیط Vivado

کاری از مهندس چنگانی و مهندس شهبازی از اعضای تیم پازج
http://posedge.ir/product/zynqberry-trenz-te0726/

🛍 فروش ویژه برد Zynqberry با تراشه‌ی ZYNQ-7010
🔸محصول Trenz Electronic - آلمان

🎁تخفیف ویژه 100.000 تومانی برای 5 خریدار اول
🔸کد تخفیف zynqberry9605 (اعتبار تا پایان مرداد ماه)

⚡️قیمت با تخفیف ویژه: 755.000 تومان
⚡️دوره آموزشی ZYNQ
✍️ ثبت نام و اطلاعات بیشتر:
🌏http://posedge.ir/training
📞تلفن: 33932064(031)
🌐ارتباط با ما:
🆔 @posedge
Forwarded from Deleted Account
سلام خدمت همگی
پیرو بحثی که چند وقت پیش داشتیم تو گروه در خصوص ایجاد چند کلاک و مالتی پلکس کردن اونها برای کار سیستم:
خوشبختانه بعد از حدود چهار روز تلاش نتیجه حاصل شد.
من برای سیستمم میخواستم چند تا کلاک داشته باشم و به صورت مالتی پلکسی در هر زمان از یه کلاک مشخص استفاده کنم.
مشخصا از clk wizard ip-core استفاده کردم و تعدادی کلاک ایجاد کردم.
مسیله این بود که سنتز انجام میشد اما موقع implement پروژه با اروری مواجه میشدم که بعد از بررسی مشخص شد علتش اینه که برای پیاده سازی ساختار شبکه کلاک، بافرهای BUFG فقط در صورتی میتونند پشت سر هم قرار بگیرند که تو دو CLK region همسایه (به صورت عمودی) باشند و ساختار کلاک من به گونه ای بود که این شرط ارضا نمیشد.
باز هم بعد از مدتها بررسی(🙈) متوجه شدم باید ساختار شبکه کلاک رو به گونه ای تغییر بدم که هر مالتی پلکسر حداکثر با دو تا مالتی پلکسر دیگه (یکی بالا و یکی پایین) در ارتباط باشه.
این کار انجام شد و مسیله رفع شد. و نهایتا پروژه implement شد.

پ.ن: شاید الان مطلبی که گفتم خیلی ملموس نباشه برای خیلی از دوستان، اما اگه روزی روزگاری بخوان چنین کاری کنن این نوشته بهشون کمک زیادی خواهد کرد.
Forwarded from Deleted Account
این هم شماتیک قسمت مربوط به کلاک توی این پروژه
گیت and استفاده شده در واقع مشخص کننده این هست که چه زمانی هر دو کلاک خروجی clk wizard پایدار و قابل استفاده هستند.
💡آموزش Co-Simulation با استفاده از MATLAB SYSTEM GENERATOR و FPGA

🔸در این نوشته سعی شده است آموزش کامل و مرحله به مرحله ی شبیه سازی دوطرفه ی Matlab System Generator و ISE که به اختصار Co-Simulation گفته می شود، در اختیار شما قرار گیرد.

🔸این روش به شما کمک خواهد کرد که در محیط simulink متلب، کد FPGA خود را شبیه سازی کنید. مزیت این روش در این است که میتوانید در کنار کدی که قصد شبیه سازی آن را دارید، از انواع بلوک ها و فانکشن ها و ابزارهای سیمولینک به منظور تست و ارزیابی کد خود استفاده کنید.

http://posedge.ir/2017/08/30/matlab_ise_cosimulation_sysgen/

کانال ما را در تلگرام دنبال کنید:
🆔@posedge