آموزش کامل پیاده سازی یک پروژه یادگیری ماشین بسیار ساده با استفاده از TensorFlow lite بر روی میکروکنترلر
https://github.com/tensorflow/tensorflow/tree/master/tensorflow/lite/experimental/micro/examples/hello_world
@Taksuntec
https://github.com/tensorflow/tensorflow/tree/master/tensorflow/lite/experimental/micro/examples/hello_world
@Taksuntec
ثبت نام ورکشاپ نیم روزه یکپارچه سازی نرم ARM Cortex-M درون FPGA با تدریس ادم تیلور.
همکاری زایلینکس، آرم، هکستر و دیجی لنت
برنامه :
Agenda:
8:30 – 8:45
- Kick-Off and Workshop Overview:
- What is DesignStart FPGA and how to access Arm Cortex-M soft CPU IP for free
8:45 – 9:15
- Application use cases for Cortex-M1 and Cortex-M3 processors
- Supported Devices with DesignStart FPGA
- Cortex-M1 and Cortex-M3 architecture
- Key interfaces of Cortex-M1 and Cortex-M3 processors
9:15 – 9:45
- Lab 1: Exploring the architecture in Xilinx Vivado design tools
9:45 – 10:00
- Software development flow / tool chain
10:00 – 10:20
- Lab 2: Saying hello world
10:20 – 10:30
- Break
10:30 – 10:45
- Debugging applications
10:45 – 12:15
- Lab 3: Completing a simple robot / motor control application
12:15 – 12:30
- Q&A
https://events.hackster.io/designstart?utm_source=mautic&utm_medium=email&utm_campaign=digilent_newsletter&utm_content=july_2019
@Taksuntec
همکاری زایلینکس، آرم، هکستر و دیجی لنت
برنامه :
Agenda:
8:30 – 8:45
- Kick-Off and Workshop Overview:
- What is DesignStart FPGA and how to access Arm Cortex-M soft CPU IP for free
8:45 – 9:15
- Application use cases for Cortex-M1 and Cortex-M3 processors
- Supported Devices with DesignStart FPGA
- Cortex-M1 and Cortex-M3 architecture
- Key interfaces of Cortex-M1 and Cortex-M3 processors
9:15 – 9:45
- Lab 1: Exploring the architecture in Xilinx Vivado design tools
9:45 – 10:00
- Software development flow / tool chain
10:00 – 10:20
- Lab 2: Saying hello world
10:20 – 10:30
- Break
10:30 – 10:45
- Debugging applications
10:45 – 12:15
- Lab 3: Completing a simple robot / motor control application
12:15 – 12:30
- Q&A
https://events.hackster.io/designstart?utm_source=mautic&utm_medium=email&utm_campaign=digilent_newsletter&utm_content=july_2019
@Taksuntec
رابرت دنارد نامزد دریافت بالاترین افتخار حوزه نیمه هادی از مجمع صنعت نیمه هادی SIA یعنی جایزه Noyce شده است. رابرت دنارد خالق بسیاری از حافظه ها مانند DDR می باشد. این جایزه سالانه به یکی از پیشروهای این صنعت داده میشود.
برای جزئیات و اطلاعات بیشتر در مورد این جایزه و رابرت دنارد :
https://www.semiconductors.org/robert-h-dennard-dram-inventor-and-scaling-pioneer-to-receive-semiconductor-industrys-top-honor/?utm_content=95252617&utm_medium=social&utm_source=twitter&hss_channel=tw-225102729
@Taksuntec
برای جزئیات و اطلاعات بیشتر در مورد این جایزه و رابرت دنارد :
https://www.semiconductors.org/robert-h-dennard-dram-inventor-and-scaling-pioneer-to-receive-semiconductor-industrys-top-honor/?utm_content=95252617&utm_medium=social&utm_source=twitter&hss_channel=tw-225102729
@Taksuntec
Semiconductor Industry Association
Robert H. Dennard, DRAM Inventor and Scaling Pioneer, to Receive Semiconductor Industry’s Top Honor
Dennard, an IBM Fellow Emeritus, will accept 2019 Robert N. Noyce Award at SIA Award Dinner on Nov. 7 WASHINGTON—June 28, 2019—The Semiconductor Industry
رویه طراحی برای یک برد کاستوم FPGA و پتالینوکس:
https://blog.hackster.io/design-flow-for-a-custom-fpga-board-in-vivado-and-petalinux-b998c0b4f9f7
@Taksuntec
https://blog.hackster.io/design-flow-for-a-custom-fpga-board-in-vivado-and-petalinux-b998c0b4f9f7
@Taksuntec
Medium
Design Flow for a Custom FPGA Board in Vivado and PetaLinux
A little while back, a Raspberry Pi form factor FPGA board called the Zynqberry caught my eye and I spent some time with it to bring it up…
Forwarded from zaki
ساختار داخلی سیستم عامل اندروید
https://events.static.linuxfound.org/slides/2011/abs/abs2011_yaghmour_internals.pdf
https://events.static.linuxfound.org/slides/2011/abs/abs2011_yaghmour_internals.pdf
Forwarded from zaki
سیستم عامل اندروید با اینکه از هسته لینوکس استفاده میکند اما مانند اوبونتو و ... یک توزیع از لینوکس به شمار نمی رود و برای خودش یک سیستم عامل جدا به شمار می رود
زیرا
۱- از کرنل تغییر یافته لینوکس استفاده میکند
۲- مانند لینوکسهای دسکتاب از x-window استفاده نمی کند
۳- از کتابخانه glibc استفاده نمی کند و بجای آن از bionic استفاده میکند
۴- اپلیکیشنهای لینوکسهای معمولی روی اندروید اجرا نمی شوند و اپلیکیشنهای اندروید نیز روی لینوکس معمولی اجرا نمی شوند مگر با امولاتور زیرا نیاز به سیستم مجازی سازی dalvik و یا art دارند !
زیرا
۱- از کرنل تغییر یافته لینوکس استفاده میکند
۲- مانند لینوکسهای دسکتاب از x-window استفاده نمی کند
۳- از کتابخانه glibc استفاده نمی کند و بجای آن از bionic استفاده میکند
۴- اپلیکیشنهای لینوکسهای معمولی روی اندروید اجرا نمی شوند و اپلیکیشنهای اندروید نیز روی لینوکس معمولی اجرا نمی شوند مگر با امولاتور زیرا نیاز به سیستم مجازی سازی dalvik و یا art دارند !
انتشار فایل ها و متریال ورکشاپ PYNQ و RFSoC از WWSC2019
https://github.com/Xilinx/PYNQ_RFSOC_Workshop
https://discuss.pynq.io/t/pynq-rfsoc-labs-now-available-for-download/318
@Taksuntec
https://github.com/Xilinx/PYNQ_RFSOC_Workshop
https://discuss.pynq.io/t/pynq-rfsoc-labs-now-available-for-download/318
@Taksuntec
GitHub
GitHub - Xilinx/PYNQ_RFSOC_Workshop: Open-sourcing the PYNQ & RFSoC workshop materials
Open-sourcing the PYNQ & RFSoC workshop materials. Contribute to Xilinx/PYNQ_RFSOC_Workshop development by creating an account on GitHub.
آموزش Partial Reconfiguration PR به صورت دینامیک بر روی ZedBoard با استفاده از کنسول TCL:
https://vimeo.com/161944574
http://ivpcl.unm.edu/ivpclpages/Research/drastic/PRWebPage/PR_Main.php
آموزش PR برای استفاده در بلوک های پردازش تصویر:
http://ivpcl.unm.edu/ivpclpages/Research/drastic/PRWebPage/PR_Sub.php
@Taksuntec
https://vimeo.com/161944574
http://ivpcl.unm.edu/ivpclpages/Research/drastic/PRWebPage/PR_Main.php
آموزش PR برای استفاده در بلوک های پردازش تصویر:
http://ivpcl.unm.edu/ivpclpages/Research/drastic/PRWebPage/PR_Sub.php
@Taksuntec
Vimeo
PR_Tutorial
This is "PR_Tutorial" by Marios Pattichis on Vimeo, the home for high quality videos and the people who love them.
This media is not supported in your browser
VIEW IN TELEGRAM
استیک Stick M5 یک دوربین AI می باشد که مجهز به پردازنده مخصوص هوش مصنوعی به نام Kendryte k210 و یک CPU دو هسته ای با معماری RISC-V می باشد که دارای قابلیت تشخیص اشیا و اعلام آنها با صدا است
https://www.switch-science.com/catalog/5700/
https://github.com/kendryte
@Tskauntec
https://www.switch-science.com/catalog/5700/
https://github.com/kendryte
@Tskauntec
مقاله ی FBLAS : در این مقاله نویسندگان سعی کرده اند کتابخانه های مربوط به جبر خطی یا همان BLAS موجود برای دیگر معماری ها را برای FPGA بازنویسی کنند تا برای عملکرد و محدودیت های منابع متناسب باشد. استفاده حداکثری از حافظه داخلی و کمینه کردن انتقال داده با حافظه خارجی هم مد نظر گرفته شده است.
عدم وجود چنین کتابخانه هایی کار رابرای پروژه های HPC سخت کرده است.
خواندن این مقاله به درک وضعیت فعلی FPGAها در این کاربردها و کاربردهای بیگ دیتا کمک شایانی میکند
https://arxiv.org/abs/1907.07929
در حال حاضر این کتابخانه برای FPGAهای اینتل قابل دسترس می باشد :
https://github.com/spcl/FBLAS
@Taksuntec
عدم وجود چنین کتابخانه هایی کار رابرای پروژه های HPC سخت کرده است.
خواندن این مقاله به درک وضعیت فعلی FPGAها در این کاربردها و کاربردهای بیگ دیتا کمک شایانی میکند
https://arxiv.org/abs/1907.07929
در حال حاضر این کتابخانه برای FPGAهای اینتل قابل دسترس می باشد :
https://github.com/spcl/FBLAS
@Taksuntec
This media is not supported in your browser
VIEW IN TELEGRAM
چین با استفاده از یک چیپ 6 پایه بسیار ریز توانسته است به هر کمپانی که به شبکه متصل میشود راه نفوذ پیدا کند.
این بردها که در شرکتهای بزرگ مانند AWS و اپل به کار گرفته شده بودند راه نفوذ را برای هکرها فراهم میکردند.
https://www.bloomberg.com/news/features/2018-10-04/the-big-hack-how-china-used-a-tiny-chip-to-infiltrate-america-s-top-companies
@Taksuntec
این بردها که در شرکتهای بزرگ مانند AWS و اپل به کار گرفته شده بودند راه نفوذ را برای هکرها فراهم میکردند.
https://www.bloomberg.com/news/features/2018-10-04/the-big-hack-how-china-used-a-tiny-chip-to-infiltrate-america-s-top-companies
@Taksuntec
اموزش چهارقسمته تشخیص رنگ با استفاده از متلب و اونت Ultra96
https://www.mathworks.com/videos/series/getting-started-with-the-avnet-ultra96-development-board.html?s_eid=PSM_ml&source=15308&hootPostID=6c896bd5a9929037c00aabae3411fcb0
@Taksuntec
https://www.mathworks.com/videos/series/getting-started-with-the-avnet-ultra96-development-board.html?s_eid=PSM_ml&source=15308&hootPostID=6c896bd5a9929037c00aabae3411fcb0
@Taksuntec
Mathworks
Getting Started with the Avnet Ultra96
This four-part video series takes you through a complete process of prototyping, exploring, and deploying a color detection algorithm onto an Avnet Ultra96 board using Xilinx Model Composer.
کد، پروژه و فایلها و ارائه های کمپ مدرسه تابستانی بین المللی Xilinx 2019
این ریپازیتوری اخیرا ایجاد شده است و مدام به روز میشود.
در اکثر پروژه ها از بردهای PYNQ و Ultra96 استفاده شده است.
https://github.com/xupsh/2019_SummerCamp
@Taksuntec
این ریپازیتوری اخیرا ایجاد شده است و مدام به روز میشود.
در اکثر پروژه ها از بردهای PYNQ و Ultra96 استفاده شده است.
https://github.com/xupsh/2019_SummerCamp
@Taksuntec
GitHub
GitHub - xupsh/2019_SummerCamp: 2019 SEU-Xilinx Summer School
2019 SEU-Xilinx Summer School . Contribute to xupsh/2019_SummerCamp development by creating an account on GitHub.
آخرین فرصت شرکت در کلاس های آنوزشی ZYNQ و HLS در دانشگاه علم و صنعت
معرفی TeraBox 1400B:یک سرور FPGAبا تراکم بالا
https://www.youtube.com/watch?v=DQ_6JhcJI68
https://www.bittware.com/fpga/servers-systems/terabox1400b/
@Taksuntec
https://www.youtube.com/watch?v=DQ_6JhcJI68
https://www.bittware.com/fpga/servers-systems/terabox1400b/
@Taksuntec
YouTube
High Density FPGA Server: TeraBox 1400B
Learn more/get pricing on the TeraBox 1400B: https://www.bittware.com/fpga/servers-systems/terabox1400b/
برای نسل بعدی محاسبات، طراحان به ترکیبی از CPU، GPU و FPGA برای پردازش اونالع مختلف محاسبات نیاز دارند. پلتفرم Sidewinder 100 یکی از این انتخاب هاست:
Xilinx
Zynq US+ XCZU19EG-2FFVC1760 FPGA
A huge Zynq UltraScale+ ZU19EG device is housed under the cooling system.
The Zynq US+ features:
Quad-Core ARM Cortex-A53 Application Processing Unit
Dual-Core ARM Cortex-R5 Real Time Processing Unit
ARM Mali™-400 MP2 Graphics Processing Unit (GPU)
Lots of extremely high-speed peripherals
https://fidus.com/products/sidewinder/?utm_medium=Ad&utm_source=TW&utm_campaign=TW_Ad_Sidewinder-July2019-AudA-TextB
@Taksuntec
Xilinx
Zynq US+ XCZU19EG-2FFVC1760 FPGA
A huge Zynq UltraScale+ ZU19EG device is housed under the cooling system.
The Zynq US+ features:
Quad-Core ARM Cortex-A53 Application Processing Unit
Dual-Core ARM Cortex-R5 Real Time Processing Unit
ARM Mali™-400 MP2 Graphics Processing Unit (GPU)
Lots of extremely high-speed peripherals
https://fidus.com/products/sidewinder/?utm_medium=Ad&utm_source=TW&utm_campaign=TW_Ad_Sidewinder-July2019-AudA-TextB
@Taksuntec
Fidus Systems
Sidewinder
download
datasheet
request
a quote
sidewinder
features
documents &
support
Sidewinder-100TM is the world’s first Xilinx® Zynq® UltraScale+TM ZU19EG Storage Accelerator PCIe card.
datasheet
request
a quote
sidewinder
features
documents &
support
Sidewinder-100TM is the world’s first Xilinx® Zynq® UltraScale+TM ZU19EG Storage Accelerator PCIe card.
This media is not supported in your browser
VIEW IN TELEGRAM
لایه برداری جالب از یک چیپ بوسیله لیزر
https://twitter.com/HackingThings/status/1154850227188199424
@Taksuntec
https://twitter.com/HackingThings/status/1154850227188199424
@Taksuntec