Taksuntech.ir – Telegram
Taksuntech.ir
1.84K subscribers
722 photos
352 videos
225 files
1.14K links
بزرگ فکر کنید، بهینه احرا کنید.
http://taksuntech.ir
لیک حمایت مالی
https://hamibash.com/taksun
طراحی سیستمی
آنالوگ، دیجیتال، ZYNQ SoC، FPGA و پردازش

ارتباط با ادمین:
@Taksun_Tech
Download Telegram
Forwarded from zaki
ساختار سیستم عامل اندروید از ۴ لایه متفاوت تشکیل شده است.
آموزش Partial Reconfiguration PR به صورت دینامیک بر روی ZedBoard با استفاده از کنسول TCL:

https://vimeo.com/161944574
http://ivpcl.unm.edu/ivpclpages/Research/drastic/PRWebPage/PR_Main.php

آموزش PR برای استفاده در بلوک های پردازش تصویر:

http://ivpcl.unm.edu/ivpclpages/Research/drastic/PRWebPage/PR_Sub.php

@Taksuntec
This media is not supported in your browser
VIEW IN TELEGRAM
استیک Stick M5 یک دوربین AI می باشد که مجهز به پردازنده مخصوص هوش مصنوعی به نام Kendryte k210 و یک CPU دو هسته ای با معماری RISC-V می باشد که دارای قابلیت تشخیص اشیا و اعلام آنها با صدا است

https://www.switch-science.com/catalog/5700/
https://github.com/kendryte

@Tskauntec
مقاله ی FBLAS : در این مقاله نویسندگان سعی کرده اند کتابخانه های مربوط به جبر خطی یا همان BLAS موجود برای دیگر معماری ها را برای FPGA بازنویسی کنند تا برای عملکرد و محدودیت های منابع متناسب باشد. استفاده حداکثری از حافظه داخلی و کمینه کردن انتقال داده با حافظه خارجی هم مد نظر گرفته شده است.
عدم وجود چنین کتابخانه هایی کار رابرای پروژه های HPC سخت کرده است.
خواندن این مقاله به درک وضعیت فعلی FPGAها در این کاربردها و کاربردهای بیگ دیتا کمک شایانی میکند


https://arxiv.org/abs/1907.07929

در حال حاضر این کتابخانه برای FPGAهای اینتل قابل دسترس می باشد :

https://github.com/spcl/FBLAS

@Taksuntec
This media is not supported in your browser
VIEW IN TELEGRAM
چین با استفاده از یک چیپ 6 پایه بسیار ریز توانسته است به هر کمپانی که به شبکه متصل میشود راه نفوذ پیدا کند.
این بردها که در شرکتهای بزرگ مانند AWS و اپل به کار گرفته شده بودند راه نفوذ را برای هکرها فراهم میکردند.

https://www.bloomberg.com/news/features/2018-10-04/the-big-hack-how-china-used-a-tiny-chip-to-infiltrate-america-s-top-companies

@Taksuntec
کد، پروژه و فایلها و ارائه های کمپ مدرسه تابستانی بین المللی Xilinx 2019
این ریپازیتوری اخیرا ایجاد شده است و مدام به روز میشود.
در اکثر پروژه ها از بردهای PYNQ و Ultra96 استفاده شده است.

https://github.com/xupsh/2019_SummerCamp

@Taksuntec
آخرین فرصت شرکت در کلاس های آنوزشی ZYNQ و HLS در دانشگاه علم و صنعت
برای نسل بعدی محاسبات، طراحان به ترکیبی از CPU، GPU و FPGA برای پردازش اونالع مختلف محاسبات نیاز دارند. پلتفرم Sidewinder 100 یکی از این انتخاب هاست:

Xilinx
Zynq US+ XCZU19EG-2FFVC1760 FPGA
A huge Zynq UltraScale+ ZU19EG device is housed under the cooling system.

The Zynq US+ features:

Quad-Core ARM Cortex-A53 Application Processing Unit
Dual-Core ARM Cortex-R5 Real Time Processing Unit
ARM Mali-400 MP2 Graphics Processing Unit (GPU)
Lots of extremely high-speed peripherals

https://fidus.com/products/sidewinder/?utm_medium=Ad&utm_source=TW&utm_campaign=TW_Ad_Sidewinder-July2019-AudA-TextB

@Taksuntec
This media is not supported in your browser
VIEW IN TELEGRAM
لایه برداری جالب از یک چیپ بوسیله لیزر

https://twitter.com/HackingThings/status/1154850227188199424

@Taksuntec
Forwarded from SalehJG
لینک مستقیم SDx 2017.4 که دیشب از سایت زایلینیکس لیچ کردم:(۱۴ روز تا انقضا)
http://de-2.parsget.com/download/GzpLyrM2PQ/Xilinx_SDx_2017.4_1216_1.tar.gz
در زمانی که قانون مور به آخر عمر خود رسیده است و به دلیل افزایش داده های بزرگ و هزینه نگهداری و پردازش و انتقال آنها، امروزه پردازش در حافظه و یا نزدیک حافظه به موضوع مهمی در الکترونیک و پردازش سیگنال تبدیل شده است.
برای معرفی و جزئیات بیشتر :

https://www.youtube.com/watch?v=JNQ7Eb5e7dc

@Taksuntec
Forwarded from AMIN
سلام
دوستانی که از گیتهاب استفاده می کنن، احیانا اگه در جریان اعتراض گروهی کاربران گیتهاب نیستید، یک ریپازیتوری ایجاد شده که read me اون یک نامه اعتراضی به گیتهابه. معترضین به اون استار میدن یا ایشو باز می کنن. خلاصه ریپازیتوریش خیلی داغه. فقط اینو بگم که در عرض دو روز ۵۰۰۰ استار گرفته و خیلی ها هم که استار دادن ایرانی نیستن. در نوع خودش فکر کنم بی سابقه بوده.(تو پرانتز بگم تنسورفلو ۷۵۰۰۰ استار داره) گیتهابم یه مقدار عقب نشینی کرده. برای مثال امکان دسترسی به ریپازیتوری های private رو داده

پیشنهاد می کنم در این اعتراض مشارکت کنین
فایل های ورکشاپ و آزمایشگاه برنامه نویسی RTL و پیاده سازی Systolic Arrays بر روی FPGA دانشگاه واترلو

WatCAG group is presenting a full-day tutorial on RTL design + Systolic Array FPGA mapping labs.

https://git.uwaterloo.ca/watcag-public/nova-summer-school-2019
https://twitter.com/nachiketkapre/status/1156395312488955904
@Taksuntec