텐렙 – Telegram
텐렙
16.5K subscribers
12.9K photos
184 videos
440 files
57.9K links
Ten Level (텐렙)

해당 채널의 게시물은 단순 의견 및 기록용도이고 매수-매도 등 투자권유를 의미하지 않습니다.
해당 게시물의 내용은 부정확할 수 있으며 매매에 따른 손실은 거래 당사자의 책임입니다.
해당 게시물의 내용은 어떤 경우에도 법적 근거로 사용될 수 없습니다.

후원링크
https://litt.ly/ten_level
Download Telegram
구글 Gemini 앱 다운로드 증가 및 체류 시간

: 여름 Nano Banana 바이럴 이후 모바일 앱 월간 사용자수는 4억 명에서 6.5억 명으로 증가

: 신규 앱 다운로드 수는 챗GPT와 격차 축소 + 평균 체류 시간은 챗GPT 추월
이노테크, 삼성D에 OLED 신뢰성 검사장비 독점공급··"삼성·애플 폴더블 공급망 선점"

https://m.ls-sec.co.kr/invest/news/view/202512021044043300038729?id=news
Forwarded from 루팡
미 연방준비제도(Fed)가 오버나이트 레포(Overnight Repo)를 통해 미국 은행 시스템에 135억 달러를 공급

이건 코로나 이후 두 번째로 큰 유동성 투입이고, 심지어 닷컴 버블 정점 때보다도 큰 규모입니다
Forwarded from 에테르의 일본&미국 리서치 (Aether)
어드밴스드 패키징과 HBM4 통합의 맥락에서 베이스 다이(Base-Die)가 중요한 역할을 하게 될 것입니다. 이 베이스 다이는 더 이상 마이크론, 삼성전자, SK하이닉스와 같은 메모리 제조업체가 생산하지 않게 됩니다. 대신 비교적 쉽게 통합할 수 있는 표준 호환 베이스 다이가 도입될 예정입니다.

베이스 다이 자체에서도 개선이 이루어질 예정인데, 기존 DRAM 표준 공정이 아닌 N12라는 훨씬 더 진보된 공정이 사용되기 때문입니다. TSMC는 이를 통해 작동 전압을 1.1V에서 0.8V로 낮추고, 효율성을 1.5배 높일 수 있다고 설명합니다. HBM4에는 표준화된 물리적 인터페이스인 표준 PHY가 사용됩니다.

HBM4E(또는 C-HBM4E)에서는 N3P 공정으로의 큰 도약이 예정되어 있습니다. TSMC는 전압을 0.8V에서 0.75V로 추가로 낮추고, 현재 DRAM 공정 대비 효율성을 2배 높일 수 있다고 언급합니다. 또한, 이 단계에서는 일반적으로 HBM이 연결되는 칩(로직 칩)에 위치하던 메모리 컨트롤러가 베이스 다이로 이동하게 됩니다. 따라서 물리적 인터페이스(PHY) 역시 특정 솔루션이 적용됩니다.

HBM4는 AMD의 Instinct MI400 시리즈와 엔비디아의 Rubin 세대와 같은 AI 가속기에 처음으로 적용될 예정입니다. AMD 가속기의 경우 432GB 용량과 19.6 TB/s의 메모리 대역폭을 달성하게 되며, 엔비디아의 Rubin 세대 또한 20 TB/s에 도달할 것으로 보입니다.

TSMC의 패키징 옵션: CoWoS, SoIC, SoW
어드밴스드 패키징에는 CoWoS(Chip on Wafer on Substrate), InFO(Integrated Fan-Out), TSMC-SoW(System on Wafer)가 포함됩니다. SoW는 예를 들어 세레브라스(Cerebras) 제품에 적용되고 있으며, SoW-P와 SoW-X로 발전하고 있습니다. InFO는 브릿지를 통한 직접적인 칩 연결 방식으로, AMD가 Instinct 가속기에 이를 활용합니다. TSMC는 InFO-POP과 InFO-2.5D를 통해 칩 설계의 유연성을 높이려 하지만, 이는 복잡성을 증가시키는 요인이기도 합니다.

CoWoS는 여전히 핵심 사업이며, 컴퓨팅 칩렛(Chiplet)과 최대 8개의 HBM 칩을 결합합니다. 2016년 N16 공정의 HBM 4개 탑재, 레티클(Reticle) 크기 한계의 1.5배인 CoWoS-S로 시작된 개발은, 현재 N5/N4 공정 기반 HBM 8개 탑재, 레티클 한계의 3.3배에 달하는 CoWoS-S로 발전했습니다. CoWoS-R은 더 높은 인터커넥트 대역폭을 제공하며 N3 칩을 지원합니다.

차세대인 CoWoS-L은 레티클 한계의 5.5배(약 4,500mm²) 크기에 최대 12개의 HBM3E/HBM4 칩을 통합할 수 있게 하며, 이는 2026년 예정된 AMD의 Instinct MI450X와 엔비디아의 Vera Rubin과 같은 AI 가속기에 맞춰진 것입니다. 2027년에는 A16 공정, 레티클 한계의 9.5배, 12개 이상의 HBM 칩을 지원하는 CoWoS-L이 계획되어 있습니다.

SoIC를 활용한 3D 스태킹(적층)의 중요성도 커지고 있습니다. 3D V-Cache는 이미 컴퓨팅 칩렛 위나 아래에 SRAM 칩을 배치할 수 있음을 입증했습니다. 현재는 범프 피치(Bump Pitch) 6µm의 N4-on-N5 구성이 생산되고 있으며, 칩 크기는 레티클 한계의 0.4배에서 0.8배로 커졌습니다. 올해부터 TSMC는 N3-on-N4 기반의 SoIC를 시작하며, 이론적으로 각 칩은 830mm²에 달할 수 있고 상단 칩에 대한 크기 제한은 없습니다.

설계 복잡성 해결: 3Dblox
TSMC는 파트너 및 고객과의 협업에서 2.5D/3D 패키징의 복잡한 구조를 최대한 간단하게 기술하고 명확히 정의하는 것을 중요하게 여깁니다. TSMC가 개발한 "3Dblox" 언어는 칩 설계 내에서 계층적 구조를 정의하고 구조화하여, 이러한 설계 블록을 여러 번 재사용할 수 있게 합니다. 이 계층화 및 모듈화 원칙 덕분에 한 번의 검증으로 충분합니다. 예를 들어, 모든 마이크로 범프(µBump)가 올바르게 연결되었는지 확인하는 인터페이스 체크를 한 번만 수행하면, 이후 이 검증된 블록은 재검증 없이 설계 내에서 횟수 제한 없이 사용할 수 있습니다.

3Dblox 프레임워크의 또 다른 중요한 기능은 레이어 투영(Layer Projection)을 통해 수행되는 DRC(Design Rule Checking)를 이용한 칩렛 간 검증(Inter-Chiplet-Verification)입니다. 이는 여러 칩렛이 상호 작용할 때 설계 규칙이 준수되는지 확인합니다.

오늘날 현대적인 고집적 칩의 대형 패키지에는 1억 개 이상의 마이크로 범프를 배치하고 올바르게 배선해야 합니다. 미세화가 진행됨에 따라 복잡성은 증가하고 있습니다. 지금까지 접점 간 거리인 범프 피치는 약 9µm였으나, 이제 칩렛용으로 5µm 피치를 목표로 하고 있습니다. 패키징 기술별로 보면 CoWoS-S는 약 1,500만 개, CoWoS-L은 약 5,000만 개, SoW 솔루션은 최대 4억 개의 범프가 필요합니다.

기판(Substrate), 인터포저(Interposer), SoC 등 사용되는 구조 부품의 다양성은 서로 다른 범프 피치를 수반합니다. 3D 스태킹에서 올바른 연결 할당을 보장하려면 관련 레이어의 정렬을 정밀하게 조정해야 합니다. 물리적 설계(Physical Design), 특히 플로어플래닝(Floorplanning, 배치 설계) 단계에서 디자인 블록은 특정 3D 범프 패턴과 연동됩니다. 이를 통해 최상위 SoC 레벨에서 기판까지 단계적으로 블록을 도출할 수 있습니다. 설계 과정 중 플로어플랜이 변경되더라도 이미 검증되고 할당된 디자인 블록을 유연하게 적용할 수 있어, 수정 사항을 효율적이고 일관성 있게 구현할 수 있습니다.


https://www.hardwareluxx.de/index.php/news/allgemein/wirtschaft/67596-tsmc-3dfabric-und-c-hbm4e-advanced-packaging-und-custom-base-dies-f%C3%BCr-hbm4-e.html
Forwarded from 루팡
"트럼프 대통령은 화요일 오후 2시(미 동부 시간)에 중대 발표를 하겠다고 밝혔습니다." (한국 시간: 수요일 오전 4시)
이 양반은 툭하면 중대발표래

ㅡ,.ㅡ
주파수 재할당이 쏘아올린 ‘5G SA’ 의무화...대가산정 쟁점화

https://zdnet.co.kr/view/?no=20251201202018

📌 정부 방향 한 줄 요약
내년 LTE·3G 주파수 재할당에서
"다시 저렴하게 쓰게 해줄게, 대신 5G SA(단독모드)로 진짜 5G로 가라

📌 왜 5G SA를 강하게 밀까?
지금 한국 5G는 대부분 NSA(겉만 5G, 속은 LTE)

초저지연·원격의료·자율차·AI 서비스를 위해 코어망까지 5G(SA)로 가야 함

📌 돈(대가) 구조 포인트
5G SA 전환을 전제로 LTE 주파수 재할당 대가 약 15% 인하

대신 건물·지하 등 인빌딩 5G 기지국 최소 1만~2만 국 깔아야 최저 2.9조 수준

“LTE 싸게 다시 쓰고 싶으면, 건물·지하 등 실내 5G 품질부터 제대로 깔아라 → SA 전환 1단계”

📌 통신 3사의 불만 포인트
지금은 통신 호황기 대비 LTE 비중↓, 규제↑, 수익성↓

“‘과거 가격인 -15% 기준’도, 지금 기준으로 새로 계산하면 훨씬 더 싸야 한다. 지금도 비싸다.”

📌 정부는 ‘SA·인빌딩 투자’로 5G를 진짜 5G답게 만들겠다는 입장, 통신사는 ‘투자 부담 + 과거 경매가 기준’에 강하게 반발 중

그로쓰리서치 텔레그램
https://news.1rj.ru/str/growthresearch
1🔥1
11조 달러 규모의 자산을 운용하는 뱅가드가 내일부터 고객들에게 비트코인 ETF에 대한 접근을 드디어 허용할 예정입니다. - 블룸버그
Forwarded from 루팡
JINBAO 산동 금보 전자 유한공사 (Shandong Jinbao Electronics Co., Ltd.)

최근 전해동박, 유리섬유 등 원자재의 공급 긴장과 가격의 지속적인 상승으로 인해 동박적층판(CCL)의 제조 원가가 상승하였습니다. 이에 경영 비용 압박으로 인하여, 당사는 부득이하게 2025년 12월 1일부로 동박적층판 제품 가격을 아래와 같이 조정하기로 결정하였습니다.

CEM-1/22F : 장당 +5위안 (RMB)