Yeouido Lab_여의도 톺아보기
현재는 5천명 이하이지만 구독자 1만명 이상이 될 수 있는 텔레그램 채널들 Yeoido Lab_여의도 톺아보기 https://news.1rj.ru/str/Yeouido_Lab 어젯밤에 가투클님의 채널 추천에 필받아서 쓴 블로그 추천한 글(https://news.1rj.ru/str/Yeouido_Lab/11783)의 반응이 예상보다 훨씬 좋았음. 반응이 다른게 있는게 아니라, 몇몇 블로그들의 구독자 숫자를 체크해놓고 얼마나 올라갔는지를 봤는데 500명 이상 올라간 블로그들도 있는 듯 함. 블로그뿐만…
This media is not supported in your browser
VIEW IN TELEGRAM
우리채널이나오네용ㅎㅎ
감사합니다~~^^
감사합니다~~^^
❤9👍1
Forwarded from 도PB의 생존투자 (도PB)
1. 패키징의 방법은 기판의 종류에 따라 리드프레임(메탈 기반)과 PCB(플라스틱 기반)로 나뉨
2. PCB 기판을 쓰면서 와이어 본딩을 사용하는 경우는 크게 CSP(Chip Scale Package, 칩 크기와 비슷한 사이즈의 PCB 기판 사용)과 BGA(Ball Grid Array, 칩보다 큰 사이즈의 기판 사용)으로 구분하는데 각각 WB-CSP와 FBGA로 불리기도 함.
3. 본딩이란 웨이퍼 칩과 기판을 접착하는 것을 뜻하며 와이어본딩(금속선 이용)과 플립칩 본딩(칩 자체에 범핑을 통해 직접 연결)으로 구분
4. 본딩 발전 방향은 I/O(입출력)를 늘리기 위한 기술 발전으로 어이지며 와이어본딩(리드프레임) -> 플립칩본딩(PCB) -> TSV 순으로 발전되고 있음.
5. 어드밴스드패키징은 이전의 패키징 기술이 반도체 보호와 전기적 연결에 초점을 두었던 데 비해, 다양한 칩을 적층하거나 통합하여 하나의 소자로 만들어 부가가치를 높이는데 집중하는 첨단 패키징임.
6. 2016년 TSMC가 삼성전자와 나눠받던 애플수주를 전량 가져가면서 어드밴스드패키징에 대한 관심은 더욱 부각되었음.
7. 미세공정 외에 반도체 성능을 개선할 방법은 후공정 기술뿐이기에 파운드리(TSMC, 삼성전자, 인텔 등)와 OSAT(ASE, Amkor 등) 업체들도 어드밴스드패키지 기술 확보에 힘쓰고 있음.
8. 관련된 기술은 TSV(실리콘 관통 전극), 2.5D 패키지 기술, 하이브리드 본딩 기판, FO-WLP, 스텔스 다이싱 등이 있음.
1) TSV: 칩에 구멍을 뚫고 구리 등 금속을 채워 수직으로 스태킹된 칩 간에 직접 통신을 가능케 하는 기술(3D 패키지에 필수)
2) 2.5D 패키지: 인터포저를 통해 물성이 다른 칩들을 패키징하며 수율도 높일 수 있음
3) 하이브리드본딩: 범프 없이 구리 배선의 패드끼리 직접 붙이는 기술(하이엔드 컴퓨팅 중심 초기 적용)
4) FO-WLP: 가공이 완료된 웨이퍼 위에 기판을 대신하는 RDL라는 재배선층을 놓은 후 절단(Fan-out 구조로 I/O를 다이 밖으로 빼내 더 넓은 I/O 면적을 확보가능하며 내부 공간을 다른 기능의 칩들을 집적하여 패키징 가능, TSMC 기술)
5) 스텔스 다이싱: 레이저를 웨이퍼 내부에 집광하여 파괴를 일으킴
9. 패키징은 보통 2D(서로 다른 칩을 인터포저 없이 연결), 2.5D(인터포저를 통해 연결), 3D(서로 다른 기능을 하는 칩을 수직으로 쌓음, WoW와 CoW로 구분)
10. 현재 2.5D 패키징 내에서 TSMC는 CoWoS(Chip On Wafer On Substrate) 패키징을 통해 앞서가고 있음.
11. CoWoS는 서로 다른 칩(CPU, GPU, HBM 등)을 실리콘 인터포저 위에 올려서 연결한 후 패키지 기판을 통해 메인 보드와 연결하는 기술이며 각 기판과 칩들은 TSV, 범프, 패키지 볼, 와이어 등을 통해 연결됨.
12. 현재 인텔(CPU, 사파이어래피즈), 엔비디아(GPU, 데이터센터 P100/V100/A100), 애플(M2) 등 대부분 칩이 CoWoS 구조인 만큼 향후 2.5D 패키징 내 CoWoS 패키징은 가장 큰 부분을 차지할 것으로 전망됨.
13. 가격이 비싸기에 실리콘, RDL(재배선층), LSI+RDL 인터포저 등 이를 대체 혹은 변형하기 위한 다양한 노력이 지속되고 있음.
14. 인텔의 EMIB(Embedded Multi-die Interconnect Bridge)는 패키지기판 사이에 인터포저를 일부만 사용하는 방식으로 TSMC의 CoWoS와 달리 RDL과 같은 추가 인터포저가 없어 LSI(Local Si Interconnect)를 적용할 수 있어 비용 감축의 장점이 있으며 TSV 공정이 적용되지 않아 공정 난이도 상승에 대한 부담도 덜어낼 수 있음.
15. SPIL(ASE의 자회사)의 FOEB(Fan-Out Embedded Bridge)는 유리 널을 사용하는 RDL을 배치하여 TSMC의 실리콘 기반 RDL 대비 비용우위가 있음.
16. 삼성전자도 I-Cube라는 2.5D 패키징이 있음.
17. 현재 적층 패키징의 미래인 3D 패키징에 대한 니즈도 큰 상황인데, 이 역시 TSMC, 인텔, 삼성전자가 주도할 수 있을 것으로 전망함.
18. TSMC의 3D 패키징 기술은 서로 다른 기능을 하는 칩을 수직으로 쌓은 형태이며 HBM(DRAM을 수직 적층)과 유사하게 칩과 전송속도를 높이고 공간의 효율성 달성의 장점이 있음.
19. 또한 TSMC는 범프 불량을 방지하기 위해 칩과 칩 사이를 마이크로 범프 대신(Bump-less) 구리로 접작시키는 하이브리드 본딩 SoIC(System On Integrated Chips)를 도입할 예정임.
20. 인텔은 Foveros라는 3D 패키징 기술을 통해 1세대(55um), 2세대(45um) 등 지속 개발 중
21. 삼성전자는 X-Cube라는 3D 패키징 기술을 통해 2026년 Bump-less-Cube 개발을 목표로 하고 있음.
22. 후공정-첨단 패키징과 관련된 기업은
1) 본더 - 한미반도체
2) 다이싱 - 디스코, 이오테크닉스
3) 리플로우 - 피에스케이홀딩스, 프로텍, 레이저쎌, 에스티아이
4) PCB - 이수페타시스, 심텍, 대덕전자, 코리아써키트, 비에이치
5) 리드프레임 - 해성디에스
6) 솔더볼 - 덕산하이메탈
7) OSAT - SFA반도체, 하나마이크론, LB세미콘, 에이티세미콘, 네패스, 한양디지텍, 시그네틱스, 네패스아크, 테스나
등으로 구분할 수 있음.
#패키지 #패키지 #OSAT #후공정
[참고] 이베스트 차용호 연구원
[참고] IT의 신 이형수 대표님
[작성] 👔도PB의 생존투자
Please open Telegram to view this post
VIEW IN TELEGRAM
Telegram
도PB의 생존투자
치열한 주식시장에서
함께 생존하기 위한 공간입니다.
#Disclaimer
• 업로드 되는 모든 종목은 작성자 및 작성자와 연관된 사람들이 보유하고 있을 가능성이 있습니다.
• 또한 해당 종목 및 상품을 보유 또는 매도했을 가능성이 있으며 보유하고 있는 경우, 추후 매도할 가능성이 있음을 알립니다.
• 모든 게시글은 외부 압력없이 스스로 작성했으며, 투자에 대한 모든 책임은 투자자 본인에게 있음을 알립니다.
t.me/Do_PB
함께 생존하기 위한 공간입니다.
#Disclaimer
• 업로드 되는 모든 종목은 작성자 및 작성자와 연관된 사람들이 보유하고 있을 가능성이 있습니다.
• 또한 해당 종목 및 상품을 보유 또는 매도했을 가능성이 있으며 보유하고 있는 경우, 추후 매도할 가능성이 있음을 알립니다.
• 모든 게시글은 외부 압력없이 스스로 작성했으며, 투자에 대한 모든 책임은 투자자 본인에게 있음을 알립니다.
t.me/Do_PB
👍2❤1
Forwarded from YM리서치
대덕전자 - FC BGA에 건 미래
: https://blog.naver.com/minjae0226/223132197858
투자포인트 : 사업구조의 변화(메모리 원툴 -> FC-BGA를 통한 비메모리) + 메모리 턴어라운드
1) 3년간 (20하반기~22상반기) 비메모리(FC-BGA) 투자 금액 : 5400억
2) 삼전발 감산-> DDR5 & HBM으로 이어지는 메모리 턴어라운드
3) 22년 실적을 가볍게 뛰어넘을 자신감
: https://blog.naver.com/minjae0226/223132197858
투자포인트 : 사업구조의 변화(메모리 원툴 -> FC-BGA를 통한 비메모리) + 메모리 턴어라운드
1) 3년간 (20하반기~22상반기) 비메모리(FC-BGA) 투자 금액 : 5400억
2) 삼전발 감산-> DDR5 & HBM으로 이어지는 메모리 턴어라운드
3) 22년 실적을 가볍게 뛰어넘을 자신감
NAVER
대덕전자 - FC BGA에 건 미래
좀 오랜만에 블로그에 특정기업에 대한 분석을 써보게되네요. 오늘 볼 회사는 대덕전자입니다.
YM리서치
대덕전자 - FC BGA에 건 미래 : https://blog.naver.com/minjae0226/223132197858 투자포인트 : 사업구조의 변화(메모리 원툴 -> FC-BGA를 통한 비메모리) + 메모리 턴어라운드 1) 3년간 (20하반기~22상반기) 비메모리(FC-BGA) 투자 금액 : 5400억 2) 삼전발 감산-> DDR5 & HBM으로 이어지는 메모리 턴어라운드 3) 22년 실적을 가볍게 뛰어넘을 자신감
믿고보는 채널들에 올라온 내용
다른말로 -> 닥사콜
그렇다고 바로가는거냐???
-> 그럴수도 있고 아닐수도 있다
대충만 슥삭봐도 상방룸이 있다
숫자 - 업황 - 모멘텀
굿임(트레이딩, 스윙, 중장투)
그럼 룸이 몇개냐
-> 개인의 역량의 차이(간땡이와 배포차이)
원룸에도 어느지역에 위치하느냐에 따라 금액이 천지 차이인거처럼 같은 1루타에서도 그렇고 십프로 이십프로 구간에서도 비중의 차이에서 오는 수익금과 수익율은 천지 차이
많이 알고 많이 공부 해야 수익이 좋다???
-> 많이 아는건 당연히 좋지만 심리적인 것과 멘탈이 받쳐줘야 포텐이 터질 수 있다로 보는게 맞다고 생각함
많이 안다고 해서 수익율과 수익금이 좋은건 절대 아님
결론
-> 남이 좋다는거 백날 매매해봐야 자기가 받아먹을 준비가 되어 있지 않으면 먹어도 먹은게 아님 먹은거만 토하면 다행임
두배 세배로 빨리는게 이 바닥
러우전쟁보다 심한 전쟁터임을 항상 상기하는게 계좌에 이로움
다른말로 -> 닥사콜
그렇다고 바로가는거냐???
-> 그럴수도 있고 아닐수도 있다
대충만 슥삭봐도 상방룸이 있다
숫자 - 업황 - 모멘텀
굿임(트레이딩, 스윙, 중장투)
그럼 룸이 몇개냐
-> 개인의 역량의 차이(간땡이와 배포차이)
원룸에도 어느지역에 위치하느냐에 따라 금액이 천지 차이인거처럼 같은 1루타에서도 그렇고 십프로 이십프로 구간에서도 비중의 차이에서 오는 수익금과 수익율은 천지 차이
많이 알고 많이 공부 해야 수익이 좋다???
-> 많이 아는건 당연히 좋지만 심리적인 것과 멘탈이 받쳐줘야 포텐이 터질 수 있다로 보는게 맞다고 생각함
많이 안다고 해서 수익율과 수익금이 좋은건 절대 아님
결론
-> 남이 좋다는거 백날 매매해봐야 자기가 받아먹을 준비가 되어 있지 않으면 먹어도 먹은게 아님 먹은거만 토하면 다행임
두배 세배로 빨리는게 이 바닥
러우전쟁보다 심한 전쟁터임을 항상 상기하는게 계좌에 이로움
❤8👍2
Forwarded from YM리서치
HBM 개요, 관련주 총정리
작성 : 와이엠리서치 텔레그램(t.me/ym_research)
1. AI시대에 GPU의 연산속도가 빨라지면서 메모리에서 병목현상 발생
2. 흔히 비유하는 교통상황과 똑같음
3. '더 많은'도로와 '더 짧은'도로를 만들면 병목현상 해결 가능
4. 기존에는 회로,와이어,솔더볼로 연결하던 통로를 '많은 숫자의 구멍을 뚫어서 직접연결'하여 해결함
5. 이렇게 구멍을 뚫어 연결하는 방식을 ①TSV(through silicon via)라고 부름
6. TSV에는 구멍을 뚫는 공정에 후속공정이 있는데
7. ②백그라인딩 : 더 짧은 통로를 위해 웨이퍼 뒷면을 갈아버림
8. ③본딩 : 구멍을 뚫은 칩을 정렬해서 칩끼리 붙임
9. 위 세가지 공정이 TSV의 주요 공정
10. ④검사 : 여러개의 칩을 적층하다보니 한개의 칩만 불량이 나도 적층한 모든 칩을 버려야하는 상황이 발생. 칩 적층 전에 불량을 최대한 솎아내는 것이 중요해짐
11. ⑤2.5D 패키징 : 이렇게 만든 HBM과 GPU도 최대한 빠른 속도를 위해 함께 패키징하는 과정을 거침. 각 업체들에서 2.5D 패키징을 EMIB, CoWoS 등으로 부름
🏆관련주
① TSV
- 제우스 : Via홀 공정 Cleaning 장비 제조
- 테스 : 공정사이 Dummy Layer 적층에 CVD 장비 사용
② 백그라인딩
- Disco(日) : 백그라인딩, 다이싱, 드릴링 등 후공정 핵심장비업체, 20조가 넘는 높은 시총에도 최근 주가 2배상승
- 케이씨텍 : CMP장비
③ 본딩
- 한미반도체 : TSV 핵심공정인 본딩작업에 사용되는 TC Bonder 장비
④ 검사
- 인텍플러스 : 검사장비 근본업체
- 펨트론 : 신규상장 검사장비업체
⑤ 2.5D 패키징
- 이오테크닉스 : 웨이퍼가 얇아지면서 다이싱 기술이 발전중, 스텔스다이싱/레이저그루빙 장비
- 대덕전자, 심텍 : 칩이 미세화되면서 당연히 기판도 미세화 진행중, FC-BGA 생산
- 덕산하이메탈 : I/O(칩-기판 연결부위)가 많아지면서 이를 연결하는 솔더볼 사용량 증가
- 프로텍, 레이저쎌 : 칩-솔더볼-기판을 연결하는 작업을 리플로우라고 함, 이 작업을 레이저로 진행하는 장비(선단기술)
- 피에스케이홀딩스 : 리플로우장비, Descum 장비 업체
- 에스티아이 : 리플로우장비, FC-BGA현상기, 엣지트리밍 등 후공정 관련 장비 업체
작성 : 와이엠리서치 텔레그램(t.me/ym_research)
1. AI시대에 GPU의 연산속도가 빨라지면서 메모리에서 병목현상 발생
2. 흔히 비유하는 교통상황과 똑같음
3. '더 많은'도로와 '더 짧은'도로를 만들면 병목현상 해결 가능
4. 기존에는 회로,와이어,솔더볼로 연결하던 통로를 '많은 숫자의 구멍을 뚫어서 직접연결'하여 해결함
5. 이렇게 구멍을 뚫어 연결하는 방식을 ①TSV(through silicon via)라고 부름
6. TSV에는 구멍을 뚫는 공정에 후속공정이 있는데
7. ②백그라인딩 : 더 짧은 통로를 위해 웨이퍼 뒷면을 갈아버림
8. ③본딩 : 구멍을 뚫은 칩을 정렬해서 칩끼리 붙임
9. 위 세가지 공정이 TSV의 주요 공정
10. ④검사 : 여러개의 칩을 적층하다보니 한개의 칩만 불량이 나도 적층한 모든 칩을 버려야하는 상황이 발생. 칩 적층 전에 불량을 최대한 솎아내는 것이 중요해짐
11. ⑤2.5D 패키징 : 이렇게 만든 HBM과 GPU도 최대한 빠른 속도를 위해 함께 패키징하는 과정을 거침. 각 업체들에서 2.5D 패키징을 EMIB, CoWoS 등으로 부름
🏆관련주
① TSV
- 제우스 : Via홀 공정 Cleaning 장비 제조
- 테스 : 공정사이 Dummy Layer 적층에 CVD 장비 사용
② 백그라인딩
- Disco(日) : 백그라인딩, 다이싱, 드릴링 등 후공정 핵심장비업체, 20조가 넘는 높은 시총에도 최근 주가 2배상승
- 케이씨텍 : CMP장비
③ 본딩
- 한미반도체 : TSV 핵심공정인 본딩작업에 사용되는 TC Bonder 장비
④ 검사
- 인텍플러스 : 검사장비 근본업체
- 펨트론 : 신규상장 검사장비업체
⑤ 2.5D 패키징
- 이오테크닉스 : 웨이퍼가 얇아지면서 다이싱 기술이 발전중, 스텔스다이싱/레이저그루빙 장비
- 대덕전자, 심텍 : 칩이 미세화되면서 당연히 기판도 미세화 진행중, FC-BGA 생산
- 덕산하이메탈 : I/O(칩-기판 연결부위)가 많아지면서 이를 연결하는 솔더볼 사용량 증가
- 프로텍, 레이저쎌 : 칩-솔더볼-기판을 연결하는 작업을 리플로우라고 함, 이 작업을 레이저로 진행하는 장비(선단기술)
- 피에스케이홀딩스 : 리플로우장비, Descum 장비 업체
- 에스티아이 : 리플로우장비, FC-BGA현상기, 엣지트리밍 등 후공정 관련 장비 업체
Telegram
YM리서치
안녕하세요, YM리서치입니다.
돈되는 고민만을 담아내겠습니다.
‼️Disclaimer‼️
본 채널은 투자 판단에 참고가 될만한 정보의 제공만을 목적으로 매수/매도에 대한 추천이 아니며, 채널의 콘텐츠는 작성자의 주관적인 견해를 바탕으로 그 정확성이나 완전성을 보장할 수 없습니다.
투자자 본인의 판단과 책임 하에 투자 의사결정을 해야 하며, 본 채널에서 다루는 내용들은 구독자의 투자 결과에 따른 법적 책임이 없음을 밝힙니다.
돈되는 고민만을 담아내겠습니다.
‼️Disclaimer‼️
본 채널은 투자 판단에 참고가 될만한 정보의 제공만을 목적으로 매수/매도에 대한 추천이 아니며, 채널의 콘텐츠는 작성자의 주관적인 견해를 바탕으로 그 정확성이나 완전성을 보장할 수 없습니다.
투자자 본인의 판단과 책임 하에 투자 의사결정을 해야 하며, 본 채널에서 다루는 내용들은 구독자의 투자 결과에 따른 법적 책임이 없음을 밝힙니다.
❤2👍2
25년간 이어진 협력 관계는 한쪽의 배신으로 한순간에 끝이 나고 말았다. 삼성전자와 삼성디스플레이 1차 협력사 톱텍의 이야기다. 지식경제부 장관상, 삼성전자 선정 강소기업상, 대통령 산업포장, 수출 8억불 달성 포상 등 여러 상을 수상하며 국내 유망 중소기업으로 자리매김했던 톱텍은 삼성디스플레이의 국가 핵심 기술을 유출했다는 혐의로 2018년 검찰의 수사를 받았고, 이를 계기로 25년 동안 이어졌던 두 회사의 협력 관계는 막을 내렸다.
1심에서는 톱텍에 무죄가 선고됐지만, 2심에서는 결과가 뒤바뀌며 유죄 판결이 나왔다. 대표이사 등 임원이 구속기소되면서 톱텍은 그야말로 ‘풍비박산’이 났다. 하마터면 국가 핵심 기술이 중국에 유출될뻔한 위험을 막은 것은 바로 검찰의 체계적인 수사력이었다.
https://v.daum.net/v/20230619060209111
1심에서는 톱텍에 무죄가 선고됐지만, 2심에서는 결과가 뒤바뀌며 유죄 판결이 나왔다. 대표이사 등 임원이 구속기소되면서 톱텍은 그야말로 ‘풍비박산’이 났다. 하마터면 국가 핵심 기술이 중국에 유출될뻔한 위험을 막은 것은 바로 검찰의 체계적인 수사력이었다.
https://v.daum.net/v/20230619060209111
언론사 뷰
[檢 과학수사 리포트]② 삼성디스플레이 등에 칼 꽂은 ‘25년 동반자’, 도면까지 파헤친 수사에 범행 발각
25년간 이어진 협력 관계는 한쪽의 배신으로 한순간에 끝이 나고 말았다. 삼성전자와 삼성디스플레이 1차 협력사 톱텍의 이야기다. 지식경제부 장관상, 삼성전자 선정 강소기업상, 대통령 산업포장, 수출 8억불 달성 포상 등 여러 상을 수상하며 국내 유망 중소기업으로 자리매김했던 톱텍은 삼성디스플레이의 국가 핵심 기술을 유출했다는 혐의로 2018년 검찰의 수사를
👍1
Forwarded from AWAKE - 마켓 리포트
📌 2024년 중순 콘티넨탈 삼성전자 생산 암바렐라 자율주행 솔루션 프로토타입 출시
📁 칩스앤미디어, 코아시아, 가온칩스, 넥스트칩, KEC, 에이디테크놀로지, 텔레칩스, 시그네틱스, 하나마이크론, 앤씨앤, 에이테크솔루션, SFA반도체
콘티넨탈은 암바렐라, 삼성전자와 협업해 개발한 자율주행 솔루션 프로토타입을 내년 중순 미국에 출시할 계획이다.
암바렐라는 자율주행에 필요한 반도체를 개발하는 설계 기업이다. 삼성전자는 콘티넨탈이 암바렐라와 공동 개발한 레벨2부터 레벨4까지 이르는 ‘CV3’ 시리즈 SoC 모두 첨단 파운드리(위탁생산) 공정으로 양산한다.
https://n.news.naver.com/mnews/article/030/0003108843?sid=103
📁 칩스앤미디어, 코아시아, 가온칩스, 넥스트칩, KEC, 에이디테크놀로지, 텔레칩스, 시그네틱스, 하나마이크론, 앤씨앤, 에이테크솔루션, SFA반도체
콘티넨탈은 암바렐라, 삼성전자와 협업해 개발한 자율주행 솔루션 프로토타입을 내년 중순 미국에 출시할 계획이다.
암바렐라는 자율주행에 필요한 반도체를 개발하는 설계 기업이다. 삼성전자는 콘티넨탈이 암바렐라와 공동 개발한 레벨2부터 레벨4까지 이르는 ‘CV3’ 시리즈 SoC 모두 첨단 파운드리(위탁생산) 공정으로 양산한다.
https://n.news.naver.com/mnews/article/030/0003108843?sid=103
Naver
콘티넨탈 자율주행 솔루션 ‘두뇌’, 삼성이 전량 생산
삼성전자가 글로벌 모빌리티 기업 콘티넨탈의 자율주행 반도체를 전량 위탁생산한다. 콘티넨탈은 미국 반도체 설계업체 암바렐라와 함께 개발한 자율주행 반도체를 삼성의 첨단공정으로 생산, 운전자 개입없이 자동차 스스로 상황
👍2